-
公开(公告)号:CN115174763B
公开(公告)日:2024-11-19
申请号:CN202210782869.0
申请日:2022-07-05
Applicant: 重庆邮电大学
Abstract: 本发明属于图像处理及计算机视觉领域,具体涉及一种基于ZYNQ的图像实时显示系统,包括:CMOS摄像头、SPI总线控制模块、block design系统和显示器,所述的block design系统外接CMOS摄像头和显示器;将CMOS摄像头获取的原始图像输入进block design系统进行图像处理,处理后发送给显示器完成图像显示;本发明通过PS端结合FPGA并行处理的优势采用流水线结构,提高数据处理和传输的效率;通过流水线结构中的灰度世界算法模块,解决颜色偏差的问题;根据AXI时序自主设计了PS端和PL端的数据交互模块,进一步提高数据传输的速率和稳定性。
-
公开(公告)号:CN117951078A
公开(公告)日:2024-04-30
申请号:CN202410135763.0
申请日:2024-01-31
Applicant: 重庆邮电大学 , 电子科技大学重庆微电子产业技术研究院
IPC: G06F15/78
Abstract: 本发明属于开发板设计技术领域,具体涉及一种用于ADC智能校准的FPGA板卡,包括:所述板卡包括Top Layer信号层、GND1地层、SIG1信号层、GND2地层、SIG2信号层、POWER1电源层、POWER2电源层、SIG3信号层、GND3地层、SIG4信号层、GND4地层、Bottom Layer信号层;Top Layer信号层设置有多种模块以实现ADC芯片的信号数据进行校准处理。本发明通过多层叠结构的板卡设计,使信号链路布线精度提高,满足复杂电路和大量组件电路的需求,设计的各类模块服务于ADC智能校准,具有功能多、精度高、专用性强的特点。
-
公开(公告)号:CN115345295A
公开(公告)日:2022-11-15
申请号:CN202210966295.2
申请日:2022-08-12
Applicant: 重庆邮电大学
IPC: G06N3/08
Abstract: 本发明涉及语言模型剪枝领域,尤其涉及一种基于预剪枝和联合剪枝的语言模型剪枝方法,包括通过设备预留存储空间和语言模型实际所占存储空间计算出总剪枝率;采用预剪枝方法获取语言模型结构性剪枝率和语言模型各层的非结构性剪枝率;对语言模型进行结构性剪枝和非结构性剪枝,并且通过重训练方式恢复模型精度;本发发明通过预剪枝这种剪枝率分配方式可以获取合理的语言模型结构性剪枝率和语言模型各层的非结构性剪枝率,并且联合结构性剪枝和非结构性剪枝可以对语言模型进行彻底的剪枝。
-
公开(公告)号:CN118316444A
公开(公告)日:2024-07-09
申请号:CN202410349324.X
申请日:2024-03-26
Applicant: 重庆邮电大学 , 电子科技大学重庆微电子产业技术研究院
Abstract: 本发明涉及一种用于低功耗ADC的动态偏置电路,包括:所述动态偏置电路的输入端和ADC的运算放大器偏置电路电性连接,用于向所述动态偏置电路提供弱反型电压用于动态偏置电路产生动态偏置电压;所述动态偏置电路根据弱反型电压利用运放共栅管偏置电路生成动态偏置电压,其中,所述动态偏置电压在弱反型偏置电压和强反型偏置电压之间转换;所述动态偏置电路的输出端和ADC的运算放大器N端的电流源管的栅极或P端的电流源管的栅极电性连接,用于向ADC的运算放大器提供动态偏置电压,以降低ADC在采样状态的静态功耗。
-
公开(公告)号:CN116542295A
公开(公告)日:2023-08-04
申请号:CN202310414320.0
申请日:2023-04-18
Applicant: 重庆邮电大学 , 电子科技大学重庆微电子产业技术研究院
IPC: G06N3/0464 , G06N3/08
Abstract: 本发明涉及一种基于资源复用的卷积神经网络FPGA加速器实现方法,本发明用于解决在FPGA计算资源有限的情况下,不能完成大规模神经网络的加速器设计问题,在兼顾数据处理速度的同时,大量减少了计算资源的占用,首先对二维数据输入数据进行一维存储,并将其存放进FPGA片上存储器,其次,根据卷积层通道数和参数量将卷积层划分为两类,分别进行了组合型并行设计和全并行设计,在保证数据处理速度的同时,减少计算资源的占用;针对组合型并行设计的卷积层,设计了中间数据存储;对激活函数和池化层进行了设计,对全连接层进行了复用设计,减少了额外的时钟产生,在占用少量的资源的情况下,加速了网络的计算速度。
-
公开(公告)号:CN115174763A
公开(公告)日:2022-10-11
申请号:CN202210782869.0
申请日:2022-07-05
Applicant: 重庆邮电大学
Abstract: 本发明属于图像处理及计算机视觉领域,具体涉及一种基于ZYNQ的图像实时显示系统,包括:CMOS摄像头、SPI总线控制模块、block design系统和显示器,所述的block design系统外接CMOS摄像头和显示器;将CMOS摄像头获取的原始图像输入进block design系统进行图像处理,处理后发送给显示器完成图像显示;本发明通过PS端结合FPGA并行处理的优势采用流水线结构,提高数据处理和传输的效率;通过流水线结构中的灰度世界算法模块,解决颜色偏差的问题;根据AXI时序自主设计了PS端和PL端的数据交互模块,进一步提高数据传输的速率和稳定性。
-
公开(公告)号:CN119963740A
公开(公告)日:2025-05-09
申请号:CN202510125414.5
申请日:2025-01-27
Applicant: 重庆邮电大学
IPC: G06T17/00 , G06V10/42 , G06V10/80 , G06V10/44 , G06V40/10 , G06T3/08 , G06T7/73 , G06N3/042 , G06N3/0464 , G06N3/045 , G06N3/0455
Abstract: 本发明属于人机交互和计算机视觉领域,特别涉及一种基于图像点云多模态融合与关节引导的手势重建方法,包括以手部深度图与三维点云作为输入,利用针对二维深度图像和三维点云的特征提取网络分别提取深度图及三维点云的关键点特征;随后利用多模态特征与全局特征融合模块,为多模态特征提供额外的全局信息;接着,使用关节坐标引导的特征融合迭代模块进一步优化和更新融合特征,以提高三维手势的重建精度,同时通过多次迭代更新实现了对手部姿态中各关键点的精确估计。本发明有效结合了深度图像信息与点云空间几何结构特征,同时采用关键点特征来聚合各自模态的特征信息,减少了无效特征的冗余交互,并提高了多模态融合的效率。
-
公开(公告)号:CN119945446A
公开(公告)日:2025-05-06
申请号:CN202510014345.0
申请日:2025-01-06
Applicant: 重庆邮电大学 , 电子科技大学重庆微电子产业技术研究院
IPC: H03M1/38
Abstract: 本发明属于模拟集成电路技术领域,具体涉及一种用于逐次逼近型ADC的比较器电路,包括:预放大器级电路和锁存器级电路;预放大器级电路为交叉耦合运放,锁存器级电路为strong‑arm型latch比较器;时钟信号CLK分别输入到交叉耦合运放和latch比较器的电源端;交叉耦合运放的正输入端接入VIP信号,交叉耦合运放的负输入端接入VIN信号,交叉耦合运放的负输出端连接atch比较器的负输入端,交叉耦合运放的正输出端连接latch比较器的正输入端;本发明的电路结构中采用两级结构,第一级运放易于处理低电压的特点和第二级latch易于处理高电压的特点相结合,有效提升了比较器电压比较速度。
-
公开(公告)号:CN119443250A
公开(公告)日:2025-02-14
申请号:CN202411579415.9
申请日:2024-11-07
Applicant: 重庆邮电大学
IPC: G06N5/025 , G06F16/36 , G06F40/284 , G06F40/295 , G06F18/2415 , G06F18/243 , G06F18/25 , G06N3/0455 , G06N3/08
Abstract: 本发明公开了一种融入先验关系知识的关系抽取方法、装置及设备,属于关系抽取技术领域。本发明设计了基于注意力机制的表示融合模型来帮助提取关系。首先将先验关系标签编码的向量作为关系信息,用较少的关系信息替换关系嵌入矩阵。为了获得具有丰富语义信息的向量进行关系提取,使用注意力机制选择性地融合句子和关系标签之间的重要语义特征。有效地利用了关系标签来丰富关系信息并提高句子和关系之间的语义交互。本发明设计的融合层在促进这一过程和提高简单结构关系提取的整体性能方面起着至关重要的作用,从而获得更准确的预测效果。
-
公开(公告)号:CN118018021A
公开(公告)日:2024-05-10
申请号:CN202410204097.1
申请日:2024-02-23
Applicant: 重庆邮电大学 , 电子科技大学重庆微电子产业技术研究院
Abstract: 本发明公开了一种流水线ADC的前台校准系统及实现方法,属于流水线ADC的校准领域。本发明所述系统包括流水线ADC电路、开关控制模块、状态机模块和校准核心模块,流水线ADC电路接收开关控制模块的开关码和温度计码,向校准核心模块发送输出码字;状态机模块产生状态控制信号,输入到开关控制模块;开关控制模块接收状态控制信号,并分别译码为开关码和温度计码;校准核心模块接收来自流水线ADC电路的原始输出码字进行码字合成,并在前台校准时得到误差参数,在正常转换过程中利用误差参数对误差进行补偿,得到校准后的数字输出编码。本发明校准系统结构精简、效率高;复杂度得到优化,降低了硬件成本,具有高效快速准确的特点。
-
-
-
-
-
-
-
-
-