基于TSN的自适应调节时隙窗口和带宽共享的工业物联网

    公开(公告)号:CN112003791A

    公开(公告)日:2020-11-27

    申请号:CN202010877964.X

    申请日:2020-08-27

    Abstract: 本发明请求保护一种基于TSN的自适应调节时隙窗口和带宽共享的工业物联网,具体包括以下步骤:首先网络中不同类型的流量按照既定的流量类分类,按照FIFO的原则放入对应的队列中,当信道空闲,存在排队待发送的帧;检查对应的门,如果对应的门是关闭的,等待对应的门开启;如果对应的门是开启状态,进入下一步;检查对应的时隙窗口,如满足传输条件则准备传输;如果传输的信道空闲,顺利发送数据;当传输的信道繁忙,系统激活自适应带宽共享ABS机制和动态自适应时隙开窗ASW机制;当系统的QoS在正常范围中时,系统无需更改传输结构,当QoS接近阈值,即延迟接近STHigh时系统按需调整对应的门控条目。

    面向边缘计算的ARM-FPGA协同局部动态重构处理方法

    公开(公告)号:CN112732634B

    公开(公告)日:2022-12-27

    申请号:CN202110018461.1

    申请日:2021-01-07

    Abstract: 本发明请求保护一种面向边缘计算的ARM‑FPGA协同硬件资源局部动态重构处理方法,针对面向边缘计算的异构体系中,任务间频繁的任务切换,而不考虑硬件平台处理特性的问题,将硬件处理器(FPGA)独立用作可重构的加速运算单元,把大量计算任务迁移至可重构的硬件资源上,以保证高性能计算任务的独立性,实现局部资源动态重构中协处理器FPGA硬件任务调度优化、任务处理间的更大的并行性和各任务时间的可预测性,提高了面向边缘计算异构平台的整体运行效率。

    一种三频带六单元异面5G终端天线

    公开(公告)号:CN112467367A

    公开(公告)日:2021-03-09

    申请号:CN202011240945.2

    申请日:2020-11-09

    Abstract: 本发明请求保护一种三频带六单元异面5G终端天线,属于天线技术领域,包括:介质基板、六个天线单元、微带馈电线及金属接地板,其中介质基板包括第一介质基板、第二介质基板、第三介质基板,第一介质基板水平放置,第二介质基板、第三介质基板分别垂直于第一介质基板的两个长边且相互平行放置,天线单元分为第一天线单元、第二天线单元、第三天线单元、第四天线单元、第五天线单元、第六天线单元,第一、第四天线单元位于第一介质基板的顶端和底端,第二、第三天线单元位于第二介质基板,第五、第六天线单元位于第三介质基板,第一、第四天线单元工作于低频段,第二、第五天线单元工作于中频段,第三、第六天线单元工作于高频段。

    一种基于TSN网络和OPC UA架构的确定性通信系统

    公开(公告)号:CN111970212A

    公开(公告)日:2020-11-20

    申请号:CN202010877232.0

    申请日:2020-08-27

    Abstract: 本发明请求保护一种基于TSN网络和OPC UA架构的确定性通信系统,其特征在于,包括:嵌入式OPC UA服务器、TSN时间敏感网络及OPC UA客户端,其中,嵌入式OPC UA服务器用于负责连接工业现场的设备、机器、传感器;TSN时间敏感网络用于作为整个系统的通信载体;OPC UA客户端用于读取现场级数据、操作设备,为上层应用提供数据和操作功能。本发明将OPC UA嵌入式服务器与TSN网络结合起来实现。这样即兼容了OPC UA强大的面向对象的信息模型来描述语义丰富的系统,实现复杂工业现场的数据互通,又通过IEEE TSN的网络在联网中提供可靠的确定性,实现端到端的实时传输数据。

    一种用于医疗器械的标识编码方法

    公开(公告)号:CN112561012A

    公开(公告)日:2021-03-26

    申请号:CN202011240961.1

    申请日:2020-11-09

    Abstract: 本发明请求保护一种用于医疗器械的标识编码方法,包括以下步骤:U1、通过对生产医疗器械设备所需的原材料进行标识编码,并上传到企业数据库;U2、对生产线的机械、操作工人、生产工艺等生产信息进行标识;U3、对已经编码标识的物料、生产过程、产品等,通过二维码、条形码、RFID等载体,对标识编码进行标识,并通过相关的识别技术进行原材料、生产过程、产品进行全生命周期的数据记录;U4、根据产品的编码标识,对其进行标识解析,得到产品的全生命周期信息,从而有利于产品溯源、质量管控和产品监管。本发明实现了对医疗器械行业从物料、成品、售后等全生命周期进行标识,从而实现产品溯源、质量管控、生产监管的作用。

    基于ARM-FPGA协处理器异构平台的时间估算协同处理方法

    公开(公告)号:CN111966571B

    公开(公告)日:2023-05-12

    申请号:CN202010807124.6

    申请日:2020-08-12

    Abstract: 本发明请求保护一种基于ARM‑FPGA协处理器异构平台的时间估算协同处理方法,应用于大数据存储单元和计算单元分离的场景中。通过AXI协议接口将高性能硬件FPGA协处理器部署于存储单元中,以增强存储单元结点处的数据处理能力,为海量数据的预处理提供算力。当源数据中冗余信息过少时,如果再进行源数据预处理,反而会增加存储单元数据交互时间和数据预处理的时间,并不能合理减少整个过程的时延问题。因此,通过概率方式对源数据预处理量多少的预估,从而决策是否需要进行数据预处理。再通过时间估算法对整个过程中时间开销进行预估,其包含源数据提取,传输通信和计算等时延的总和。最终,选择合适处理器进行数据处理,使得效率最大化,提升系统整体性能。

    一种三频带六单元异面5G终端天线

    公开(公告)号:CN112467367B

    公开(公告)日:2023-03-28

    申请号:CN202011240945.2

    申请日:2020-11-09

    Abstract: 本发明请求保护一种三频带六单元异面5G终端天线,属于天线技术领域,包括:介质基板、六个天线单元、微带馈电线及金属接地板,其中介质基板包括第一介质基板、第二介质基板、第三介质基板,第一介质基板水平放置,第二介质基板、第三介质基板分别垂直于第一介质基板的两个长边且相互平行放置,天线单元分为第一天线单元、第二天线单元、第三天线单元、第四天线单元、第五天线单元、第六天线单元,第一、第四天线单元位于第一介质基板的顶端和底端,第二、第三天线单元位于第二介质基板,第五、第六天线单元位于第三介质基板,第一、第四天线单元工作于低频段,第二、第五天线单元工作于中频段,第三、第六天线单元工作于高频段。

    一种合成孔径聚焦的隧道仰拱缺陷成像方法

    公开(公告)号:CN119044330A

    公开(公告)日:2024-11-29

    申请号:CN202411156868.0

    申请日:2024-08-22

    Abstract: 本发明请求保护一种合成孔径聚焦的隧道仰拱缺陷成像方法,其包括以下步骤:1)获取隧道仰拱地震剖面数据;2)建立隧道仰拱检测的观测系统,建立信号索引与震源、传感器和距离之间的映射关系;3)采用简单阈值法去除直达波;4)使用抛物Radon变换去除多次波;5)通过预设的时延公式,计算每个孔径的时延,并对传感器组合进行增强距离预测,匹配时延矩阵的元素位置;6)对被追踪的界面观测的次数进行多次覆盖;7)对叠加后的回波信号进行相关性分析,计算Pearson相关系数判断有效信号与干扰信号的相关性;8)进行目标点的聚焦成像。本发明实现了隧道场景下合成孔径修正成像,可以清晰准确的呈现出隧道仰拱内部缺陷的轮廓与具体位置。

    面向边缘计算的ARM-FPGA协同硬件资源局部动态重构处理方法

    公开(公告)号:CN112732634A

    公开(公告)日:2021-04-30

    申请号:CN202110018461.1

    申请日:2021-01-07

    Abstract: 本发明请求保护一种面向边缘计算的ARM‑FPGA协同硬件资源局部动态重构处理方法,针对面向边缘计算的异构体系中,任务间频繁的任务切换,而不考虑硬件平台处理特性的问题,将硬件处理器(FPGA)独立用作可重构的加速运算单元,把大量计算任务迁移至可重构的硬件资源上,以保证高性能计算任务的独立性,实现局部资源动态重构中协处理器FPGA硬件任务调度优化、任务处理间的更大的并行性和各任务时间的可预测性,提高了面向边缘计算异构平台的整体运行效率。

    基于ARM-FPGA协处理器异构平台的时间估算协同处理方法

    公开(公告)号:CN111966571A

    公开(公告)日:2020-11-20

    申请号:CN202010807124.6

    申请日:2020-08-12

    Abstract: 本发明请求保护一种基于ARM-FPGA协处理器异构平台的时间估算协同处理方法,应用于大数据存储单元和计算单元分离的场景中。通过AXI协议接口将高性能硬件FPGA协处理器部署于存储单元中,以增强存储单元结点处的数据处理能力,为海量数据的预处理提供算力。当源数据中冗余信息过少时,如果再进行源数据预处理,反而会增加存储单元数据交互时间和数据预处理的时间,并不能合理减少整个过程的时延问题。因此,通过概率方式对源数据预处理量多少的预估,从而决策是否需要进行数据预处理。再通过时间估算法对整个过程中时间开销进行预估,其包含源数据提取,传输通信和计算等时延的总和。最终,选择合适处理器进行数据处理,使得效率最大化,提升系统整体性能。

Patent Agency Ranking