基于西顿序列构造围长为10的QC-LDPC码

    公开(公告)号:CN114189251A

    公开(公告)日:2022-03-15

    申请号:CN202111533658.5

    申请日:2021-12-15

    Inventor: 黄胜 昝继航

    Abstract: 本发明提供了一种基于西顿序列构造围长为10的QC‑LDPC码。该方法首先构造了一种类似双对角形式的基矩阵,该基矩阵由四种子矩阵构成,确定矩阵的参数t和L的取值,从而确定基矩阵的形式,通过西顿序列对该基矩阵进行元素填充,最后通过矩阵扩展得到校验矩阵。本发明利用西顿序列构造大围长QC‑LDPC码,消除了LDPC码短环,进而提升了译码性能。相对于最大公约数构造方法,在相同的译码条件下,本发明提出的构造方法具有较好的译码性能。

    基于并行耦合极化码编译码方法

    公开(公告)号:CN113890544A

    公开(公告)日:2022-01-04

    申请号:CN202111086296.X

    申请日:2021-09-16

    Abstract: 本发明提供了一种基于并行耦合极化码编译码方法。该方法在编码端,设计了一种新的编码方案,每帧信息比特部分根据信道可靠性划分为三部分,高可靠信息比特位集合A、较高可靠信息比特位集合B和一般可靠信息比特位集合C,且集合B和C的比特位数相等。将多个编码帧的较高可靠信息比特位和一般可靠信息比特位进行循环耦合。译码端首先对每帧采用CRC辅助的SCL(CRC‑aided SCL,CA‑SCL)译码,将译码结果满足CRC校验的帧视为译码成功,否则视为译码失败。若全部帧均译码成功就退出译码,否则利用帧间相关性,对译码失败的帧,根据译码出现的三种情况:非连续帧译码失败、连续两帧依次译码失败、连续三帧或三帧以上依次译码失败,采用帧间比特替换与比特比较相结合的方法,通过译码成功的帧辅助译码失败的帧进行纠正译码,从而提高极化码的纠错性能。

    基于并行耦合极化码编译码方法

    公开(公告)号:CN113890544B

    公开(公告)日:2024-07-26

    申请号:CN202111086296.X

    申请日:2021-09-16

    Abstract: 本发明提供了一种基于并行耦合极化码编译码方法。该方法在编码端,设计了一种新的编码方案,每帧信息比特部分根据信道可靠性划分为三部分,高可靠信息比特位集合A、较高可靠信息比特位集合B和一般可靠信息比特位集合C,且集合B和C的比特位数相等。将多个编码帧的较高可靠信息比特位和一般可靠信息比特位进行循环耦合。译码端首先对每帧采用CRC辅助的SCL(CRC‑aided SCL,CA‑SCL)译码,将译码结果满足CRC校验的帧视为译码成功,否则视为译码失败。若全部帧均译码成功就退出译码,否则利用帧间相关性,对译码失败的帧,根据译码出现的三种情况:非连续帧译码失败、连续两帧依次译码失败、连续三帧或三帧以上依次译码失败,采用帧间比特替换与比特比较相结合的方法,通过译码成功的帧辅助译码失败的帧进行纠正译码,从而提高极化码的纠错性能。

    一种基于CRC-LDPC-Polar级联系统的BPL译码算法

    公开(公告)号:CN114785357A

    公开(公告)日:2022-07-22

    申请号:CN202210352308.7

    申请日:2022-04-05

    Abstract: 本发明提供了一种CRC‑LDPC‑Polar级联系统的BPL译码算法。在级联系统中采用循环冗余校验和极化码生成矩阵的反编码码字校验作为早期停止准则,先采用BP译码算法,如果校验不通过再采用BPL译码算法,通过减少级联码译码算法的迭代次数来降低级联码中BPL译码算法的译码复杂度。并且针对极化码的BPL译码算法提出一种新的因子图选取方法,该因子图选取方法利用极化码高斯近似构造法中极化信道对数似然比值的均值,来选择BPL译码算法的L个译码因子图,使得级联系统的BPL译码算法在列表大小L较小时也能有较好的误码性能。

Patent Agency Ranking