一种基于五模余数基的RNS DWT滤波器组的电路结构

    公开(公告)号:CN108616265B

    公开(公告)日:2022-07-01

    申请号:CN201810419812.8

    申请日:2018-05-04

    Abstract: 本发明请求保护一种基于五模余数基的RNS DWT滤波器组的电路结构,所选用的余数基为{2n‑1,2n,2n+1,2n‑1‑1,2n+1‑1}。本发明采用的是五模余数基,这样不仅能够提供更大的系统动态范围,使得系统的适用性更加广泛,并且缩小了每个子滤波通道的运算位宽,提升了运算效率。本发明中的前向转换器可直接输出模2n+1转换的消1形式,从而避免了模2n+1子滤波通道中的数值转换,降低了电路的硬件资源消耗。子滤波通道中的模2n‑1加法器采用三位前缀运算单元,可实现三个前缀运算对的同时运算。可实现对大位宽输入数据的处理,同时可提升系统的整体运行速度。

    一种基于五模余数基的RNS DWT滤波器组的电路结构

    公开(公告)号:CN108616265A

    公开(公告)日:2018-10-02

    申请号:CN201810419812.8

    申请日:2018-05-04

    Abstract: 本发明请求保护一种基于五模余数基的RNS DWT滤波器组的电路结构,所选用的余数基为{2n-1,2n,2n+1,2n-1-1,2n+1-1}。本发明采用的是五模余数基,这样不仅能够提供更大的系统动态范围,使得系统的适用性更加广泛,并且缩小了每个子滤波通道的运算位宽,提升了运算效率。本发明中的前向转换器可直接输出模2n+1转换的消1形式,从而避免了模2n+1子滤波通道中的数值转换,降低了电路的硬件资源消耗。子滤波通道中的模2n-1加法器采用三位前缀运算单元,可实现三个前缀运算对的同时运算。可实现对大位宽输入数据的处理,同时可提升系统的整体运行速度。

    一种用于流水线ADC校准的符号LMS算法及系统

    公开(公告)号:CN108599767A

    公开(公告)日:2018-09-28

    申请号:CN201810384943.7

    申请日:2018-04-26

    Abstract: 本发明请求保护一种符号变步长LMS算法(SVSS-LMS)及系统。通过判断输入瞬时误差的正偏离或负偏离,在每次步长迭代时,由一个正的固定常数值递增或者递减进行修改。其具有校准精度高,收敛速度快等优点,在传统的LMS算法的基础上,引入符号函数sign更新步长因子μ(n),达到控制步长目的。步长因子μ(n)的大小可根据误差收敛的速度快慢进行动态调整。从而更快的通过误差进行更新权值,更新后的权值反馈到自适应滤波器中,提高流水线ADC输出的精度,使待校准的流水线的输出逐渐逼近低速但高精度ADC的输出。

Patent Agency Ranking