-
公开(公告)号:CN103578722A
公开(公告)日:2014-02-12
申请号:CN201310529060.8
申请日:2013-11-01
Applicant: 辽宁工程技术大学
Abstract: 本发明的一种首尾次序耦合环式阵列集成电感,由2n个阵列化磁芯单元构成,其中n个磁芯实现n相电感的耦合,位于n边形的顶点位置,另外n个磁芯实现每相耦合电感漏感的调节,位于n边形的边线中间位置;n为交错并联变换器的相数;每个阵列化单元电感绕组匝数根据所需电感量的大小,针对所选择的磁芯型号来确定。漏感调节磁芯位于相邻两个耦合磁芯中间。阵列化磁芯形状为包括环形磁芯和平面矩形磁芯的各种磁芯,绕组为包括PCB绕组的各种绕组。本发明解决了利用一块磁芯实现多相交错并联变换器耦合电感时各相电感不平衡度将增加问题,得到了首尾次序耦合集成设计的通用性方法,同时利用阵列式磁芯降低磁性器件热损耗。