-
公开(公告)号:CN109617569A
公开(公告)日:2019-04-12
申请号:CN201811449110.0
申请日:2018-11-28
Applicant: 西安空间无线电技术研究所
IPC: H04B1/7075 , H04B1/7103 , H04J13/00 , H04J13/10
CPC classification number: H04B1/7075 , H04B1/7103 , H04J13/0029 , H04J13/10
Abstract: 本发明公开了一种改善多路突发信号接收性能的伪码设计方法,包括:生成主扩频码,并存储在RAM1中;生成副扩频码,并存储在RAM2中;在每个主扩频码周期结束部分插入若干个码片的副扩频码序列,得到变周期伪码;其中,在每个主扩频码周期结束部分插入的副扩频码长度满足公差为d的等差数列。本发明解决了报文通信接收机接收多个不同用户周期模糊的问题,极大降低报文通信接收机不同入站信号发生3个chip的碰撞概率,提高入站信号成功的概率,同时多用户间码分多址抑制能力得到极大地提高。
-
公开(公告)号:CN109617569B
公开(公告)日:2021-02-09
申请号:CN201811449110.0
申请日:2018-11-28
Applicant: 西安空间无线电技术研究所
IPC: H04B1/7075 , H04B1/7103 , H04J13/00 , H04J13/10
Abstract: 本发明公开了一种改善多路突发信号接收性能的伪码设计方法,包括:生成主扩频码,并存储在RAM1中;生成副扩频码,并存储在RAM2中;在每个主扩频码周期结束部分插入若干个码片的副扩频码序列,得到变周期伪码;其中,在每个主扩频码周期结束部分插入的副扩频码长度满足公差为d的等差数列。本发明解决了报文通信接收机接收多个不同用户周期模糊的问题,极大降低报文通信接收机不同入站信号发生3个chip的碰撞概率,提高入站信号成功的概率,同时多用户间码分多址抑制能力得到极大地提高。
-