一种自适应计数时钟数据检测方法

    公开(公告)号:CN103944786B

    公开(公告)日:2017-05-10

    申请号:CN201410174642.3

    申请日:2014-04-28

    Abstract: 一种自适应计数时钟数据检测方法,其利用本地时钟对单路外来载荷输入时钟频率通过三项计数法(即高电平计数、低电平计数以及高低电平计数和)实时进行识别,从而实现对该路载荷数据的自主识别;进一步通过逻辑组合算法,对两路载荷时钟数据进行自适应识别,解决了系统设计中无数管切换指令而进行的两路载荷时钟数据自适应切换问题。扩展后的多选一载荷数据自适应识别,用于解决多选一的载荷时钟数据选择问题。本发明的方法也适用于外来输入时钟信号是断钟、恒定电平或杂波等情况,抗干扰能力强。

    一种视频处理芯片ADV212电性能筛选装置及方法

    公开(公告)号:CN104198915A

    公开(公告)日:2014-12-10

    申请号:CN201410437555.2

    申请日:2014-08-29

    Abstract: 本发明一种视频处理芯片ADV212电性能筛选装置及方法;装置包括两种电路板和配套的互连电缆,及温箱,电源。筛选试验中,筛选板上FPGA在开机和复位时读取内部存储的ADV212配置数据并配置ADV212芯片,正常工作时,FPGA生成图像送给ADV212,FPGA对每片ADV212的输出码流进行判断,如果判决码流正确,则输出高电平并发送到监测板,检测板上的LVDS接收芯片,驱动指示器件指示相应ADV212的工作是否正常。指示器件如果显示ADV212工作不正常,则意味着此片ADV212未通过筛选,需要剔除。

    一种视频处理芯片ADV212电性能筛选装置及方法

    公开(公告)号:CN104198915B

    公开(公告)日:2016-09-21

    申请号:CN201410437555.2

    申请日:2014-08-29

    Abstract: 本发明一种视频处理芯片ADV212电性能筛选装置及方法;装置包括两种电路板和配套的互连电缆,及温箱,电源。筛选试验中,筛选板上FPGA在开机和复位时读取内部存储的ADV212配置数据并配置ADV212芯片,正常工作时,FPGA生成图像送给ADV212,FPGA对每片ADV212的输出码流进行判断,如果判决码流正确,则输出高电平并发送到监测板,检测板上的LVDS接收芯片,驱动指示器件指示相应ADV212的工作是否正常。指示器件如果显示ADV212工作不正常,则意味着此片ADV212未通过筛选,需要剔除。

    一种自适应计数时钟数据检测方法

    公开(公告)号:CN103944786A

    公开(公告)日:2014-07-23

    申请号:CN201410174642.3

    申请日:2014-04-28

    Abstract: 一种自适应计数时钟数据检测方法,其利用本地时钟对单路外来载荷输入时钟频率通过三项计数法(即高电平计数、低电平计数以及高低电平计数和)实时进行识别,从而实现对该路载荷数据的自主识别;进一步通过逻辑组合算法,对两路载荷时钟数据进行自适应识别,解决了系统设计中无数管切换指令而进行的两路载荷时钟数据自适应切换问题。扩展后的多选一载荷数据自适应识别,用于解决多选一的载荷时钟数据选择问题。本发明的方法也适用于外来输入时钟信号是断钟、恒定电平或杂波等情况,抗干扰能力强。

Patent Agency Ranking