-
公开(公告)号:CN105915314B
公开(公告)日:2019-01-15
申请号:CN201610230173.1
申请日:2016-04-14
Applicant: 西安电子科技大学
IPC: H04L1/00
Abstract: 本发明公开了一种基于以太网接口的协作通信编译码系统和方法,本发明中PC1机、PC2机与以FPGA开发板构建的以太网接口平台中的编、译码器之间,通过网口连续传输与处理数据;通信编译码方法在以太网接口的协作通信编译码系统上实现,PC1机组帧连续向编码器发送信源信息;编码器接收信息,经过编码组帧连续向PC2机发送;PC2机接收数据,BPSK调制,组帧连续向译码器发送;译码器接收数据,基站译码,组帧连续向PC1机发送;PC1机接收译码数据。本发明主要解决现有技术中协作通信系统中编、译码器不能联合调试的问题,硬件和软件联合通信,能很好地测试和验证编、译码器的性能,支持多用户通信。接口速率方面不会成为整个系统的瓶颈,适用于实际通信系统。
-
公开(公告)号:CN108462560A
公开(公告)日:2018-08-28
申请号:CN201810254559.5
申请日:2018-03-26
Applicant: 西安电子科技大学
Abstract: 本发明公开了一种用于极化码级联的编译码方法,具体步骤:(1)选择部分信息比特进行分组码进行编码;(2)对子信道索引值进行排序;(3)对校验比特和信息比特进行排序;(4)进行极化码编码;(5)信道接收端将接收信号输入列表译码器进行译码;(6)对列表译码器中的L条译码正确概率最大的路径进行校验;(7)译码器输出最终译码结果。本发明选择部分信息比特进行分组码编码,将分组码码字中的校验比特与信息比特排序后,进行极化码编码,信道接收端利用校验比特对列表译码器中的每条路径进行校验。本发明降低了极化码编码复杂度,提升极化码的译码性能。
-
公开(公告)号:CN104852747B
公开(公告)日:2018-05-01
申请号:CN201510282647.2
申请日:2015-05-28
Applicant: 西安电子科技大学
IPC: H03M13/11
Abstract: 本发明公开了一种可变速率SC‑LDPC码的设计方法,包括步骤:一、选取C条耦合链准备进行并行连接;二、定义参数a=min{K′1,K′2,…,K′C},b=min{J′1,J′2,…,J′C},L=min{L1,L2,…,LC};三、对各条耦合链的1~L个位置,随机选择a个变量节点和b个校验节点;四、针对第j条耦合链,在第i个位置处,将所选择的a个变量节点所连接的原本连接在该位置上的b个校验节点上的边,连接到第z条耦合链的第i个位置上所选择的b个校验节点上,遍历i从1到L,j从1到C。本发明方法步骤简单,实现方便,得到的SC‑LDPC码具有可变码率,不会改变变量节点和校验节点的度分布,设计得到的SC‑LDPC码的译码性能优异。
-
公开(公告)号:CN101442319A
公开(公告)日:2009-05-27
申请号:CN200810232397.1
申请日:2008-11-25
Applicant: 西安电子科技大学
IPC: H03M13/11
Abstract: 本发明公开了一种基于双对角准循环移位LDPC码校验矩阵的编码器。该编码器包括z分频器和输出寄存器,z分频器与输出寄存器之间连接有两路数据存储与预编码器、校验位生成器和二选一选择器,该数据存储与预编码器用于产生预编码比特,该校验位生成器用于产生LDPC码的校验比特,该二选一选择器用于对信息比特和校验位比特的选择输出。每个数据存储与预编码器和每个校验位生成器均设有存储和运算两个工作状态,两个数据存储与预编码器输出的信息位和两个校验位生成器输出的校验位分别通过二选一选择器输入到输出寄存器,由输出寄存器将输入的信息位和校验位组合成编码比特进行输出。本发明具有结构简单,编码效率高的优点,可用于对LDPC码进行快速编码。
-
公开(公告)号:CN101409563A
公开(公告)日:2009-04-15
申请号:CN200810232399.0
申请日:2008-11-25
Applicant: 西安电子科技大学
IPC: H03M13/11
Abstract: 本发明公开了一种准循环移位低密度校验码的数据存储与预编码器,它涉及编码器件,主要解决现有编码器复杂度高和编码时延大的问题。整个器件包括数据存储单元和预编码单元,该数据存储单元由k个长度为z的并联双态移位寄存器组成,它设有一个信息比特输入端口、一个状态选择输入端口、一个信息比特输出端口和一个数据输出端口;该预编码单元由m个并联模二加法器构成,它设有一个数据输入端口和一个预编码比特输出端口。该数据存储单元的数据输出端口与预编码单元的数据输入端口相连,数据存储单元用于存储数据信息,预编码单元用于对所存储数据信息进行预编码操作,产生预编码比特。本发明具有结构简单,编码效率高的优点,用于作为LDPC编码器的器件。
-
公开(公告)号:CN100452928C
公开(公告)日:2009-01-14
申请号:CN200310118963.3
申请日:2003-12-25
Applicant: 西安电子科技大学
Abstract: 本发明涉及一种混合递归网格空时码编码方法,用于串行级联空时编码系统。可基于不同的调制方式,如四相移相键控调制、八相移相键控调制、十六进制正交幅度调制及其他2n-阶的调制方式。编码包括选择分量码和确定映射方式,即根据要求的传输速率确定调制方式,同时确定编码的状态数,进而确定分量码的状态数、码率和编码方式,该分量码采用1/2码率的两状态系统递归卷积码,码的个数等于要求的传输速率值,编码方式为一类系统码,映射方式包括不同发送符号映射和不同位置映射,即是将每一分量码输出的信息比特和校验比特分别映射到不同符号的不同位置上。该方法在保证串行级联系统复杂度不变的同时,大幅度提高其抗衰落性能。
-
公开(公告)号:CN101192833A
公开(公告)日:2008-06-04
申请号:CN200610144891.3
申请日:2006-11-28
Abstract: 本发明涉及通信领域,提供了一种低密度校验码LDPC并行编码的装置及方法。采用串并相结合的分步编码的方法,给出一种具有线性复杂度,采用预编码和并行卷积编码结构相结合的级连编码方案。实现该编码方案的编码装置主要部件包括信息存储单元、预编码单元和编码单元(包括数据分配单元和卷积编码单元),还包括ν(0)校验比特的生成单元。本发明的编码装置采用了循环移位寄存器和模2加法器,实现简单,避免了向量及矩阵的乘法运算,降低了编码装置的复杂度;本发明提供的编码装置具有很强的可扩展性,采用多个基本编码器进行并行编码,使得编码效率提高到采用单个基本编码装置的数倍,因而在硬件复杂度允许范围内,可尽可能多地采用并行结构,大大提高编码效率。
-
公开(公告)号:CN109637526A
公开(公告)日:2019-04-16
申请号:CN201910016412.7
申请日:2019-01-08
Applicant: 西安电子科技大学
CPC classification number: G10L15/16 , G10L15/02 , G10L15/144 , G10L25/24
Abstract: 本发明公开了一种基于个人身份特征的DNN声学模型的自适应方法。解决了自适应训练中易出现过拟合,个人身份表征能力差,鲁棒性低的问题。具体实现有:提取个人身份特征,用MFCC特征作为非特定说话人的DNN模型输入;搭建GMM‑HMM语音识别系统;搭建具有多个隐层的DNN声学模型的DNN‑HMM基线系统;对DNN声学模型逐层进行个人身份特征自适应训练,得到一个对特定说话人具有自适应能力的DNN声学模型。在个人身份特征提取中采用VAD技术对DNN模型最后一个隐层的权值矩阵分解代替原始特征。本发明充分利用了少量说话人数据对模型参数调整提高特定说话人识别准确率。复杂度低,识别性能显著提升。用于与语音识别相关的智能系统或通信、医疗、车载等。
-
公开(公告)号:CN104852747A
公开(公告)日:2015-08-19
申请号:CN201510282647.2
申请日:2015-05-28
Applicant: 西安电子科技大学
IPC: H03M13/11
Abstract: 本发明公开了一种可变速率SC-LDPC码的设计方法,包括步骤:一、选取C条耦合链准备进行并行连接;二、定义参数a=min{K′1,K′2,…,K′C},b=min{J′1,J′2,…,J′C},L=min{L1,L2,…,LC};三、对各条耦合链的1~L个位置,随机选择a个变量节点和b个校验节点;四、针对第j条耦合链,在第i个位置处,将所选择的a个变量节点所连接的原本连接在该位置上的b个校验节点上的边,连接到第z条耦合链的第i个位置上所选择的b个校验节点上,遍历i从1到L,j从1到C。本发明方法步骤简单,实现方便,得到的SC-LDPC码具有可变码率,不会改变变量节点和校验节点的度分布,设计得到的SC-LDPC码的译码性能优异。
-
公开(公告)号:CN101674573B
公开(公告)日:2012-05-09
申请号:CN200910024171.7
申请日:2009-09-30
Applicant: 西安电子科技大学
Abstract: 本发明公开了无线体域网传感节点的安全唤醒装置及方法,主要解决现有无线体域网传感节点能量消耗大和安全性差的问题。本发明的安全唤醒装置包括无线触发电路、唤醒认证码比较电路和主电路,无线触发电路从无线体域网控制器所发出的唤醒信号中获得能量,分别传输给唤醒认证码比较电路和主电路;唤醒认证码比较电路对唤醒信号中的唤醒认证码和无线体域网传感器节点所存储的唤醒认证码进行比较,判断是否触发主电路;主电路接收无线触发电路的触发信号与无线体域网控制器建立数据通信,并反馈新的唤醒认证码给唤醒认证码比较电路,待下次唤醒时使用。本发明具有能量消耗小,安全性强的优点,可用于无线体域网中传感节点的唤醒。
-
-
-
-
-
-
-
-
-