-
公开(公告)号:CN118095193A
公开(公告)日:2024-05-28
申请号:CN202410517199.9
申请日:2024-04-28
Applicant: 西安电子科技大学
IPC: G06F30/392 , G06F30/398 , G06F115/02
Abstract: 本发明公开了一种基于多DSP的信号处理SIP设计电路,涉及微电子技术领域,解决了现有技术不能满足用户实时对大规模数据处理的问题;该电路包括:N片多核DSP芯片、N片FLASH芯片、存储模组、N个DDR存储器接口、N片电压调整芯片、N片时钟芯片和ABF基板;多核DSP用于连接存储模组并计算缓存;存储模组用于加载程序和存储数据;SPI接口连接FLASH芯片和多核DSP芯片;电压调整芯片用于提供工作电源;时钟芯片用于提供时钟;各芯片和模组通过四周排布的方式分布在ABF基板上;实现了通过EDMA搬移的方式调度N个DSP内部存储的矩阵数据,并整合为最终所需矩阵,以达到算法加速的目的。
-
公开(公告)号:CN116719006A
公开(公告)日:2023-09-08
申请号:CN202311006928.6
申请日:2023-08-11
Applicant: 西安电子科技大学
Abstract: 本发明提供了一种基于多核异构架构的星载无源定位方法及设备,应用于信号处理模块,信号处理模块采用FPGA+双DSP的架构。本发明充分利用硬件优势,FPGA以流水线方式实现三路并行数据的采集、预处理以及混合积运算,而对运算过程采用双DSP的架构,以多内核并行方式进行时频差估,极大地缩短了计算时间,满足算法实现对于DSP处理能力的要求。此外,本发明通过时频差粗值估计及二阶曲面拟合来提高参数估计精度,以实现信号的高精度快速时的频差估计,计算复杂度较低,可以充分节省计算资源。本发明的硬件成本低,算法耗时短,能够满足实时处理的需求的同时提高参数估计的精度,从而更高效准确的实现无源目标定位。
-
公开(公告)号:CN118095193B
公开(公告)日:2024-07-05
申请号:CN202410517199.9
申请日:2024-04-28
Applicant: 西安电子科技大学
IPC: G06F30/392 , G06F30/398 , G06F115/02
Abstract: 本发明公开了一种基于多DSP的信号处理SIP设计电路,涉及微电子技术领域,解决了现有技术不能满足用户实时对大规模数据处理的问题;该电路包括:N片多核DSP芯片、N片FLASH芯片、存储模组、N个DDR存储器接口、N片电压调整芯片、N片时钟芯片和ABF基板;多核DSP用于连接存储模组并计算缓存;存储模组用于加载程序和存储数据;SPI接口连接FLASH芯片和多核DSP芯片;电压调整芯片用于提供工作电源;时钟芯片用于提供时钟;各芯片和模组通过四周排布的方式分布在ABF基板上;实现了通过EDMA搬移的方式调度N个DSP内部存储的矩阵数据,并整合为最终所需矩阵,以达到算法加速的目的。
-
公开(公告)号:CN116719006B
公开(公告)日:2023-10-20
申请号:CN202311006928.6
申请日:2023-08-11
Applicant: 西安电子科技大学
Abstract: 本发明提供了一种基于多核异构架构的星载无源定位方法及设备,应用于信号处理模块,信号处理模块采用FPGA+双DSP的架构。本发明充分利用硬件优势,FPGA以流水线方式实现三路并行数据的采集、预处理以及混合积运算,而对运算过程采用双DSP的架构,以多内核并行方式进行时频差估,极大地缩短了计算时间,满足算法实现对于DSP处理能力的要求。此外,本发明通过时频差粗值估计及二阶曲面拟合来提高参数估计精度,以实现信号的高精度快速时的频差估计,计算复杂度较低,可以充分节省计算资源。本发明的硬件成本低,算法耗时短,能够满足实时处理的需求的同时提高参数估计的精度,从而更高效准确的实现无源目标定位。
-
-
-