-
公开(公告)号:CN110096007A
公开(公告)日:2019-08-06
申请号:CN201910341660.9
申请日:2019-04-26
Applicant: 西安电子科技大学
IPC: G05B19/042
Abstract: 本发明公开了一种基于SIP技术的雷达回波信号采集电路芯片,解决了传统的雷达回波信号采集PCB板卡尺寸大、功耗高、难以用于空间受限的平台的问题。本发明由金属外壳和多层高密度带腔陶瓷电路基板组成,基板上安装和焊接有信号采集模块、信号预处理模块和时钟配置模块。本发明采用SIP技术在多层高密度带腔陶瓷电路基板上集成了FPGA、ADC、PROM、DDR3的裸芯片,将雷达回波信号采集电路设计到一个封装里,在实现雷达回波信号采集功能的同时,缩小了电路的尺寸,提高了电路的信号完整性,降低了电路功耗。本发明将FPGA上闲置的I/O引脚作为用户I/O,具有可拓展性和灵活性。本发明可用于雷达信号处理系统中雷达回波信号的采集,实现雷达信号处理系统的小型化。
-
公开(公告)号:CN109959905B
公开(公告)日:2022-12-06
申请号:CN201910287601.8
申请日:2019-04-11
Applicant: 西安电子科技大学
Inventor: 全英汇 , 吴彬彬 , 李亚超 , 邢孟道 , 余兆明 , 赵佳琪 , 吴玲清 , 陈广雷 , 程远 , 刘智星 , 张瑞 , 许睿 , 陈侠达 , 王旭 , 高霞 , 董淑仙 , 赵金珊 , 林露
IPC: G01S7/40
Abstract: 本发明公开了一种基于AD9915的捷变相参雷达相位补偿方法和电路,解决了脉间随机捷变相参雷达的相控阵雷达波束指向随频率变化问题。实现步骤:配置控制功能寄存器;计算频率与相位参数;配置频率与相位寄存器;控制AD9915产生脉冲包络;完成基于直接数字频率合成器AD9915的脉间捷变相参雷达波束相位补偿的脉间捷变相参雷达波形信号。硬件平台包括有FPGA和AD9915。本发明在发射机上设计解决相控阵雷达波束指向随频率变化的方案,通过FPGA内部计数器降低了AD9915器件误差。本发明能减轻接收机对回波信号处理的算法难度;电路设计简单,迭代性强;优化了AD9915输出波形,相位精度更高。用于脉间随机捷变相参雷达。
-
公开(公告)号:CN110109078B
公开(公告)日:2022-04-08
申请号:CN201910369131.X
申请日:2019-05-05
Applicant: 西安电子科技大学
Abstract: 本发明公开了一种基于相参频率捷变雷达的速度解模糊方法,解决了脉冲雷达体制信号处理中因距离—速度模糊而引起的目标检测不准确问题。实现方法是,接收雷达脉冲回波信号;获得基带脉冲回波信号采样矩阵;脉冲压缩;构造雷达多普勒向量组;确定多普勒偏移频率并计算运动目标速度;对雷达脉冲回波信号进行速度解模糊;利用稀疏恢复进行目标检测。本发明通过多普勒向量组计算准确运动目标速度并对雷达脉冲回波信号进行速度相位补偿实现速度解模糊,通过稀疏恢复对目标进行检测。本发明低截获,抗干扰,能够准确计算运动目标速度、复杂度低及能够解决脉冲雷达体制信号处理中距离—速度模糊问题。本发明应用到雷达目标检测领域。
-
公开(公告)号:CN110275141A
公开(公告)日:2019-09-24
申请号:CN201910560296.5
申请日:2019-06-26
Applicant: 西安电子科技大学
IPC: G01S7/02 , G01S7/41 , H01L23/31 , H01L23/498
Abstract: 本发明公开一种基于SIP技术的雷达信号处理电路、封装及实现方法,本发明的思路是,采用4片DSP芯片均采用国产多核浮点FT-M6678芯片与1片国产FPGA芯片的电路结构。基于SIP技术,是将多种功能芯片,包括处理器、存储器等功能芯片集成在一个封装内,从而实现一个基本完整的功能,拥有体积小、功耗低的电路芯片。本发明采用国产自主研发芯片,使得电路芯片的安全性能得到保证。通过SIP技术集成后的电路芯片,可应用于雷达信号处理系统中,对经过雷达回波预处理后的雷达回波数据的进行实时信号处理。
-
公开(公告)号:CN110109078A
公开(公告)日:2019-08-09
申请号:CN201910369131.X
申请日:2019-05-05
Applicant: 西安电子科技大学
Abstract: 本发明公开了一种基于相参频率捷变雷达的速度解模糊方法,解决了脉冲雷达体制信号处理中因距离—速度模糊而引起的目标检测不准确问题。实现方法是,接收雷达脉冲回波信号;获得基带脉冲回波信号采样矩阵;脉冲压缩;构造雷达多普勒向量组;确定多普勒偏移频率并计算运动目标速度;对雷达脉冲回波信号进行速度解模糊;利用稀疏恢复进行目标检测。本发明通过多普勒向量组计算准确运动目标速度并对雷达脉冲回波信号进行速度相位补偿实现速度解模糊,通过稀疏恢复对目标进行检测。本发明低截获,抗干扰,能够准确计算运动目标速度、复杂度低及能够解决脉冲雷达体制信号处理中距离—速度模糊问题。本发明应用到雷达目标检测领域。
-
公开(公告)号:CN110095761B
公开(公告)日:2023-04-07
申请号:CN201910404021.2
申请日:2019-05-14
Applicant: 西安电子科技大学
IPC: G01S7/40
Abstract: 本发明公开了一种基于MicroBlaze的MIMO雷达回波生成方法,主要解决现有技术MIMO雷达回波模拟信号生成系统实时性差及系统复杂的问题,其实现方案为:通过MicroBlaze软核调用软件工具开发包SDK模块配置雷达信号参数,产生MIMO雷达回波数据流;在FPGA内部对数据流进行数字正交下变频形成两路数据;将这两路数据作相位补偿并整合复用,并传递至多通道DAC芯片;在该芯片中对数据流进行数模转换,产生MIMO雷达回波模拟信号。本发明提高了数据传输稳定性,简化了系统复杂结构,提高了MIMO雷达回波信号生成的实时性,可用于包含FPGA和多通道DAC芯片组成的MIMO雷达回波模拟信号生成系统。
-
公开(公告)号:CN110096007B
公开(公告)日:2020-11-24
申请号:CN201910341660.9
申请日:2019-04-26
Applicant: 西安电子科技大学
IPC: G05B19/042
Abstract: 本发明公开了一种基于SIP技术的雷达回波信号采集电路芯片,解决了传统的雷达回波信号采集PCB板卡尺寸大、功耗高、难以用于空间受限的平台的问题。本发明由金属外壳和多层高密度带腔陶瓷电路基板组成,基板上安装和焊接有信号采集模块、信号预处理模块和时钟配置模块。本发明采用SIP技术在多层高密度带腔陶瓷电路基板上集成了FPGA、ADC、PROM、DDR3的裸芯片,将雷达回波信号采集电路设计到一个封装里,在实现雷达回波信号采集功能的同时,缩小了电路的尺寸,提高了电路的信号完整性,降低了电路功耗。本发明将FPGA上闲置的I/O引脚作为用户I/O,具有可拓展性和灵活性。本发明可用于雷达信号处理系统中雷达回波信号的采集,实现雷达信号处理系统的小型化。
-
公开(公告)号:CN110109074A
公开(公告)日:2019-08-09
申请号:CN201910313025.X
申请日:2019-04-18
Applicant: 西安电子科技大学
IPC: G01S7/41
Abstract: 本发明公开了一种基于RFSoC芯片的雷达信号预处理方法,主要解决现有雷达信号预处理系统开发周期长,硬件链路设计复杂,功耗大的问题。其实现步骤是:用雷达模拟回波器生成雷达模拟回波信号,并传输至RFSoC芯片的RF采样数据转换器输入端;在上位机中对RF数据转换器配置软件进行相关参数设置,实现RF采样数据转换器对雷达模拟回波信号直接RF采样;对采样后信号作下变频处理,并将下变频后的数据在RFSoC芯片的FPGA架构中进行脉冲压缩,完成雷达信号的预处理。本发明简化了雷达信号处理系统的结构,缩短开发周期,降低了雷达信号处理系统的功耗,可用于对雷达回波数据的采集和脉冲压缩。
-
公开(公告)号:CN110095761A
公开(公告)日:2019-08-06
申请号:CN201910404021.2
申请日:2019-05-14
Applicant: 西安电子科技大学
IPC: G01S7/40
Abstract: 本发明公开了一种基于MicroBlaze的MIMO雷达回波生成方法,主要解决现有技术MIMO雷达回波模拟信号生成系统实时性差及系统复杂的问题,其实现方案为:通过MicroBlaze软核调用软件工具开发包SDK模块配置雷达信号参数,产生MIMO雷达回波数据流;在FPGA内部对数据流进行数字正交下变频形成两路数据;将这两路数据作相位补偿并整合复用,并传递至多通道DAC芯片;在该芯片中对数据流进行数模转换,产生MIMO雷达回波模拟信号。本发明提高了数据传输稳定性,简化了系统复杂结构,提高了MIMO雷达回波信号生成的实时性,可用于包含FPGA和多通道DAC芯片组成的MIMO雷达回波模拟信号生成系统。
-
公开(公告)号:CN109959905A
公开(公告)日:2019-07-02
申请号:CN201910287601.8
申请日:2019-04-11
Applicant: 西安电子科技大学
Inventor: 全英汇 , 吴彬彬 , 李亚超 , 邢孟道 , 余兆明 , 赵佳琪 , 吴玲清 , 陈广雷 , 程远 , 刘智星 , 张瑞 , 许睿 , 陈侠达 , 王旭 , 高霞 , 董淑仙 , 赵金珊 , 林露
IPC: G01S7/40
Abstract: 本发明公开了一种基于AD9915的捷变相参雷达相位补偿方法和电路,解决了脉间随机捷变相参雷达的相控阵雷达波束指向随频率变化问题。实现步骤:配置控制功能寄存器;计算频率与相位参数;配置频率与相位寄存器;控制AD9915产生脉冲包络;完成基于直接数字频率合成器AD9915的脉间捷变相参雷达波束相位补偿的脉间捷变相参雷达波形信号。硬件平台包括有FPGA和AD9915。本发明在发射机上设计解决相控阵雷达波束指向随频率变化的方案,通过FPGA内部计数器降低了AD9915器件误差。本发明能减轻接收机对回波信号处理的算法难度;电路设计简单,迭代性强;优化了AD9915输出波形,相位精度更高。用于脉间随机捷变相参雷达。
-
-
-
-
-
-
-
-
-