-
公开(公告)号:CN112260811B
公开(公告)日:2022-12-06
申请号:CN202011113737.6
申请日:2020-10-17
Applicant: 西安交通大学深圳研究院 , 李涛泳 , 江苏思远集成电路与智能技术研究院有限公司 , 北京行言柏尚科技股份有限公司
IPC: H04L5/00 , H04B7/0413
Abstract: 本发明提供了一种多输入多输出正交频分多路复用系统的导频分配方法,根据系统的实际参数计算韦尔奇下界,随机生成初始导频分配方案,生成发射天线发送的由子载波组成的OFDM符号,采用扩展的模拟退火算法对初始导频分配方案进行优化,获取优化后的最终导频分配方案。本发明能够有效地降低计算复杂度,使得拥有更高潜能的测量矩阵具有更大的更新优化几率,有效提升了算法的收敛速率,提高了导频分配方案的优化效率。
-
公开(公告)号:CN112260811A
公开(公告)日:2021-01-22
申请号:CN202011113737.6
申请日:2020-10-17
Applicant: 西安交通大学深圳研究院 , 李涛泳 , 江苏思远集成电路与智能技术研究院有限公司 , 北京行言柏尚科技股份有限公司
IPC: H04L5/00 , H04B7/0413
Abstract: 本发明提供了一种多输入多输出正交频分多路复用系统的导频分配方法,根据系统的实际参数计算韦尔奇下界,随机生成初始导频分配方案,生成发射天线发送的由子载波组成的OFDM符号,采用扩展的模拟退火算法对初始导频分配方案进行优化,获取优化后的最终导频分配方案。本发明能够有效地降低计算复杂度,使得拥有更高潜能的测量矩阵具有更大的更新优化几率,有效提升了算法的收敛速率,提高了导频分配方案的优化效率。
-
公开(公告)号:CN112992248A
公开(公告)日:2021-06-18
申请号:CN202110269554.1
申请日:2021-03-12
Applicant: 西安交通大学深圳研究院 , 江苏思远集成电路与智能技术研究院有限公司
Abstract: 本发明涉及一种基于FIFO的可变长循环移位寄存器的PE计算单元结构;包括FIFO的可变长循环移位寄存器:所述移位寄存器分为三个状态,状态机状态不同时,FIFO功能和循环移位寄存器功能;PE单元:PE单元进行例化、连接,并与其他小模块进行集成,生成指定规模的计算阵列,生成PE阵列。本发明可减少卷积运算对全局存储的访问次数,提升网络的计算效能。
-
公开(公告)号:CN112648484A
公开(公告)日:2021-04-13
申请号:CN202011468487.8
申请日:2020-12-15
Applicant: 江苏思远集成电路与智能技术研究院有限公司
Abstract: 本发明公开了一种便于运输的北斗环境监测终端,包括底座,所述底座上方设有第一外套杆,所述第一外套杆内限位滑嵌有第二外套杆,所述第二外套杆内限位滑嵌有第三外套杆,所述第一外套杆的底部安装有第一安装板,所述第一安装板侧端面环形阵列安装有多个第一支撑杆。本发明通过一体式结构的北斗环形监测终端可以折叠呈圆柱形结构,监测设备全部容纳在圆柱形框架内,与现有的组合式结构相比,本发明实现的折叠一体式结构的北斗环境监测终端,可以实现装置整体折叠成圆柱形框架结构,极大的浓缩了运输空间,可以实现一体式的装置一起移动,与此同时,节省了后期现场组装的繁琐性,为后期现场安装提供很大便捷。
-
公开(公告)号:CN116051356A
公开(公告)日:2023-05-02
申请号:CN202310049200.5
申请日:2023-02-01
Applicant: 江苏思远集成电路与智能技术研究院有限公司
IPC: G06T1/20 , G06T1/60 , G06N3/08 , G06N3/0464
Abstract: 本发明涉及图像处理技术领域,尤其涉及一种基于图像快速风格迁移方法及FPGA系统,包括通过改进残差网络结构和改进对偶注意力机制,对风格迁移网络进行优化;基于ARM CPU实现的软件处理和基于FPGA实现的可编程硬件逻辑处理,实现改进风格迁移网络的硬件实现。本发明改进残差网络使图像快速风格网络参数明显降低;并增加对偶注意力的网络结构提升内容结构的清晰度和风格特征的表达能力,从而提升处理后的图像的质量;另外,在FPGA上进行硬件部署,相比于传统的图像在线处理不在依靠网络链接,模型的推理速度不受传输信号质量的影响,并且还可以确保用户数据的隐私性。
-
公开(公告)号:CN115660112A
公开(公告)日:2023-01-31
申请号:CN202211342873.1
申请日:2022-10-31
Applicant: 江苏思远集成电路与智能技术研究院有限公司
Abstract: 本发明涉及集成电路技术领域,尤其涉及一种基于基底查找表SVM的癫痫信号检测硬件加速电路,包括控制模块、核函数预处理模块、支持向量系数更新模块、支持向量误差更新模块、测试模块、第一存储器和第二存储器;控制模块通过状态转移发出enable信号,分别使能核函数预处理模块、支持向量系数更新模块、支持向量误差更新模块和测试模块;计算完成后向控制模块发出end信号,用于控制模块的状态转移。本发明实现癫痫检测SVM分类器的硬件加速,由5个模块和2个RAM存储器组成,并且把基于基底查找表法计算指数函数电路应用于计算SVM分类的高斯核函数,使得计算消耗的时钟周期和资源都比较少,同时满足癫痫检测所需要的精度。
-
公开(公告)号:CN115549662A
公开(公告)日:2022-12-30
申请号:CN202211316501.1
申请日:2022-10-26
Applicant: 江苏思远集成电路与智能技术研究院有限公司
IPC: H03K17/042 , H03K3/017 , H03K5/135
Abstract: 本发明涉及积分器技术领域,尤其涉及一种加速启动的积分器电路,包括:积分器电路、基准电压产生电路、比较器、第一MOS开关和脉冲产生器,比较器的正向输入端与积分器电路的输出端连接,比较器的负向输入端与基准电压产生电路的输出端连接,比较器的输出端依次与第一MOS开关和脉冲产生器的输入端连接;脉冲产生器的输出端与积分器电路的输入端连接。本发明在使用低占空比开关电阻的基础上,通过使用不同占空比脉冲控制开关,进而在电路启动和正常工作时使用不同的等效电阻值改变积分器的时间常数,进而提高积分器启动时的积分速度。
-
公开(公告)号:CN115564035A
公开(公告)日:2023-01-03
申请号:CN202211242004.1
申请日:2022-10-11
Applicant: 江苏思远集成电路与智能技术研究院有限公司
Abstract: 本发明涉及图像处理技术领域,尤其涉及一种基于FPGA的改进神经网络硬件加速方法及装置,包括通过迁移学习、数据增强、多尺度训练、余弦退火对SSD_MobilenetV1网络进行训练;对训练后的SSD_MobilenetV1网络进行结构化剪枝,以卷积核或每个网络层为基本单位进行剪枝;采用QAT算法,引入伪量化的操作进行训练,用于模拟量化过程的误差;将量化后的SSD_MobilenetV1网络转换为计算图。本发明同时使用FPGA和ARM处理器对模型进行推理,将卷积网络模型中耗时的卷积算子在FPGA执行,其它算子在ARM处理器中执行,能够实现网络模型的快速推理,并且功耗较低,利于部署到终端。
-
公开(公告)号:CN112648484B
公开(公告)日:2022-03-11
申请号:CN202011468487.8
申请日:2020-12-15
Applicant: 江苏思远集成电路与智能技术研究院有限公司
Abstract: 本发明公开了一种便于运输的北斗环境监测终端,包括底座,所述底座上方设有第一外套杆,所述第一外套杆内限位滑嵌有第二外套杆,所述第二外套杆内限位滑嵌有第三外套杆,所述第一外套杆的底部安装有第一安装板,所述第一安装板侧端面环形阵列安装有多个第一支撑杆。本发明通过一体式结构的北斗环形监测终端可以折叠呈圆柱形结构,监测设备全部容纳在圆柱形框架内,与现有的组合式结构相比,本发明实现的折叠一体式结构的北斗环境监测终端,可以实现装置整体折叠成圆柱形框架结构,极大的浓缩了运输空间,可以实现一体式的装置一起移动,与此同时,节省了后期现场组装的繁琐性,为后期现场安装提供很大便捷。
-
公开(公告)号:CN113065648A
公开(公告)日:2021-07-02
申请号:CN202110423171.5
申请日:2021-04-20
Applicant: 西安交通大学 , 江苏思远集成电路与智能技术研究院有限公司
Abstract: 本发明公开了一种低硬件开销的分段线性函数的硬件实现方法,该实现方法可用于对双重峰STDP规则(PSTDP),三重峰STDP规则(TSTDP),强化STDP规则(RL‑STDP)等进行硬件实现,该方法在有输入值时优先判断输入值所在分段,对处于任何分段的输入值,都可以利用信号控制完成两次移位运算和两次加法运算,得到函数计算结果,从而避免了为函数的每个分段设计运算电路,低硬件开销的实现了分段线性函数。该实现方法设计的电路包括有移位寄存器,多路选择器,加法器等结构,该方法面向神经网络硬件加速,减少了电路资源的使用,提升了计算效率,具有低面积低功耗的特点,可减少指数函数实现的硬件规模,提升网络的计算效能。
-
-
-
-
-
-
-
-
-