数字接收机并行模块数据错位重构方法

    公开(公告)号:CN110299925A

    公开(公告)日:2019-10-01

    申请号:CN201910453389.8

    申请日:2019-05-28

    Inventor: 刘洋 杜瑜

    Abstract: 本发明提出了一种数字接收机并行模块数据错位重构方法,旨在提供一种实现结构简单,所需资源少,可以提高接收机可靠性的数据重构方法。本发明通过下述技术方案予以实现:数据预处理模块首先对输入模块输入的载波同步输出数据与对应的使能信号进行预处理;然后将数据旋转模块预处理后的使能信号进行旋转和旋转输出操作,完成数据的旋转功能;选择控制模块通过一个状态机来控制数据旋转模块当前时刻数据旋转次数,利用输入信号的使能信号来判别数据当前的状态,判断其旋转次数;数据选择输出模块通过选择控制模块来控制本时刻输出来作为整个系统的输出信号,从而达到数据重构的目的。

    MIMO高速接收机频偏估计及补偿方法

    公开(公告)号:CN113783814B

    公开(公告)日:2023-06-16

    申请号:CN202111012843.X

    申请日:2021-08-31

    Abstract: 本发明提出的一种MIMO高速接收机频偏估计及补偿方法,补偿精度高,实现难度低,估计精度高、计算量少。本发明通过下述技术方案予以实现:接收端接收到频偏纠正前输入信号,通过帧起始检测模块计算本地存储的已知帧头信息与频偏纠正前输入信号的互相关,通过搜索相关值的最高峰,得到数据帧的起始位置M;根据起始位置M取出两段背靠背帧头导频序列,计算两段背靠背帧头的复数互相关,根据计算出的复数互相关,求其相关后数据的平均角度,并计算得到两段帧头信号的相位偏差,然后利用相位偏差计算出载波频偏;将正确估计出的载波频偏与延迟后的数据送入频差补偿模块进行频差补偿,获得频偏纠正同步数据输出信号。

    32APSK载波环路同步锁定检测方法

    公开(公告)号:CN110247870B

    公开(公告)日:2021-11-19

    申请号:CN201910453375.6

    申请日:2019-05-28

    Inventor: 刘洋 杜瑜

    Abstract: 本发明提出的一种32APSK载波环路同步锁定检测方法,旨在提供一种判定准确,不受输入信号幅度影响的检测方法。本发明通过下述技术方案予以实现:载波环路锁定状态检测模块分别从I、Q数据存储模块中取出解调点,送入后端的32APSK外圈判决点计算模块和32APSK星座判决模块,计算其内外圈判决门限,抛去内圈及中圈的星座点后将外圈的星座点送入归一化信号高阶矩计算模块,计算外圈点的归一化高阶矩,阈值调整模块完成外圈的判决阈值,载波同步锁定检测环路在每一时刻将阈值调整模块的判决阈值和高阶矩计算模块归一化高阶矩计算值送入比较器,与预设的锁定阈值进行比较,判定32APSK载波环路的锁定状态,输出载波锁定指示状态。

    数字均衡器的收敛判决方法

    公开(公告)号:CN108063738B

    公开(公告)日:2020-08-25

    申请号:CN201711172655.7

    申请日:2017-11-22

    Inventor: 唐婷 杜瑜

    Abstract: 本发明公开的一种数字均衡器的收敛判决方法,能有效判决均衡器状态,使用方便灵活。本发明通过下述技术方案予以实现:在FPGA或DSP中构建一个数字均衡器收敛状态判决模块,该收敛判决模块由相关峰计算模块与比较器串联组成,相关峰计算模块的两个输入信号分别为输入均衡器的均衡前信号、均衡器输出的均衡后信号;相关峰计算模块对上述均衡前后信号的相关性进行运算,具体做法是取均衡前后两信号的符号位对应进行同或,然后通过累加器将所有同或结果相加,获得相关数值。将得到两个信号的相关数值送入比较器,比较器根据得到的相关数值判决两信号是否相关,若上述均衡前后两信号完全相关,则判决数字均衡器收敛,则判决数字均衡器发散。

    16QAM载波同步环路同步锁定检测方法

    公开(公告)号:CN108055224A

    公开(公告)日:2018-05-18

    申请号:CN201711286810.8

    申请日:2017-12-07

    Inventor: 刘洋 杜瑜 唐婷

    Abstract: 本发明提出了一种16QAM载波同步环路同步锁定检测方法,利用本发明能够显著消除信号幅度对16QAM载波同步环路同步锁定检测的影响。本发明通过下述技术方案予以实现:经过载波同步后的数据分为I、Q两路,并通过各自的低通滤波器滤出高频分量送入载波同步锁定检测器进行载波同步锁定检测,载波同步锁定检测器在每一时刻将I、Q两路归一化高阶矩值计算值与检测门限进行比较,判定载波同步环路是否锁定或失锁,指示驱动FPGA复位信号对载波同步环路的锁相环进行复位,通过I、Q两路解调器将数字中频信号载波解调到零中频模块,使载波同步环路重新进行锁定到正确频率上,完成零中频信号送入后端时钟恢复环路模块进行时钟恢复,再经判决模块判决后得到接收序列。

    MIMO高速接收机频偏估计及补偿方法

    公开(公告)号:CN113783814A

    公开(公告)日:2021-12-10

    申请号:CN202111012843.X

    申请日:2021-08-31

    Abstract: 本发明提出的一种MIMO高速接收机频偏估计及补偿方法,补偿精度高,实现难度低,估计精度高、计算量少。本发明通过下述技术方案予以实现:接收端接收到频偏纠正前输入信号,通过帧起始检测模块计算本地存储的已知帧头信息与频偏纠正前输入信号的互相关,通过搜索相关值的最高峰,得到数据帧的起始位置M;根据起始位置M取出两段背靠背帧头导频序列,计算两段背靠背帧头的复数互相关,根据计算出的复数互相关,求其相关后数据的平均角度,并计算得到两段帧头信号的相位偏差,然后利用相位偏差计算出载波频偏;将正确估计出的载波频偏与延迟后的数据送入频差补偿模块进行频差补偿,获得频偏纠正同步数据输出信号。

    数字接收机并行模块数据错位重构方法

    公开(公告)号:CN110299925B

    公开(公告)日:2021-07-30

    申请号:CN201910453389.8

    申请日:2019-05-28

    Inventor: 刘洋 杜瑜

    Abstract: 本发明提出了一种数字接收机并行模块数据错位重构方法,旨在提供一种实现结构简单,所需资源少,可以提高接收机可靠性的数据重构方法。本发明通过下述技术方案予以实现:数据预处理模块首先对输入模块输入的载波同步输出数据与对应的使能信号进行预处理;然后数据旋转模块将数据旋转模块预处理后的使能信号进行旋转和旋转输出操作,完成数据的旋转功能;选择控制模块通过一个状态机来控制数据旋转模块当前时刻数据旋转次数,利用输入信号的使能信号来判别数据当前的状态,判断其旋转次数;数据选择输出模块通过选择控制模块来控制本时刻输出来作为整个系统的输出信号,从而达到数据重构的目的。

    16QAM载波同步环路同步锁定检测方法

    公开(公告)号:CN108055224B

    公开(公告)日:2020-07-21

    申请号:CN201711286810.8

    申请日:2017-12-07

    Inventor: 刘洋 杜瑜 唐婷

    Abstract: 本发明提出了一种16QAM载波同步环路同步锁定检测方法,利用本发明能够显著消除信号幅度对16QAM载波同步环路同步锁定检测的影响。本发明通过下述技术方案予以实现:经过载波同步后的数据分为I、Q两路,并通过各自的低通滤波器滤出高频分量送入载波同步锁定检测器进行载波同步锁定检测,载波同步锁定检测器在每一时刻将I、Q两路归一化高阶矩值计算值与检测门限进行比较,判定载波同步环路是否锁定或失锁,指示驱动FPGA复位信号对载波同步环路的锁相环进行复位,通过I、Q两路解调器将数字中频信号载波解调到零中频模块,使载波同步环路重新进行锁定到正确频率上,完成零中频信号送入后端时钟恢复环路模块进行时钟恢复,再经判决模块判决后得到接收序列。

    32APSK调制体制接收机同步方法
    9.
    发明公开

    公开(公告)号:CN111343125A

    公开(公告)日:2020-06-26

    申请号:CN202010129770.1

    申请日:2020-02-28

    Abstract: 本发明提出的一种32APSK调制体制接收机同步系统,属于无线通信技术领域。旨在提供一种同步精度高、算法复杂度低的全数字接收机同步方案。本发明通过下述方案实现:高速ADC模块对接收到的中频模拟信号进行高速采样,数字正交下变频模块完成中频数字信号的正交下变频与低通滤波,得到IQ正交信号;匹配滤波模块完成接收端滤波器与发送滤波器的匹配滤波;位同步模块完成信号的定时同步;载波同步模块提取载波同频同向的本地振荡,去除载波,利用帧同步模块反馈的相位模糊信息进行解相位模糊操作;帧同步模块给出相位模糊信息,经过载波同步和位同步信号经均衡模块均衡后,反馈给载波同步模块进行解相位模糊,解调输出同步比特流。

    16QAM载波解调环路锁定状态同步检测方法

    公开(公告)号:CN110311878A

    公开(公告)日:2019-10-08

    申请号:CN201910453865.6

    申请日:2019-05-28

    Inventor: 刘洋 杜瑜

    Abstract: 本发明提出了一种16QAM载波解调环路锁定状态同步检测方法,利用本发明可以显著提高16QAM载波锁定指示的准确度。本发明通过下述技术方案予以实现:锁定状态检测模块将位同步和载波同步后的16QAM信号取一段数据分别送入I、Q数据存储模块中,再将其分别送入自适应阈值调整模块和归一化信号高阶矩计算模块;自适应阈值调整模块统计每个星座点的数据分布个数,并根据分布情况自适应进行阈值调整;归一化信号高阶矩计算模块计算I、Q数据存储模块输出的I、Q信号的归一化高阶矩,将输出度量值送入比较器与自适应调整的阈值进行比较,判定16QAM载波环路的锁定状态,输出载波锁定指示状态。

Patent Agency Ranking