一种制备氧化锌基压敏电阻的方法

    公开(公告)号:CN101266854A

    公开(公告)日:2008-09-17

    申请号:CN200710017512.9

    申请日:2007-03-16

    Abstract: 本发明是一种制备氧化锌基压敏电阻的方法,以流延、等静压叠压和切割工序取代原有工艺中的造粒、单向加压成型工艺。具体过程为:按常规办法制成混合浆料;将混合浆料在流延机上制成所需厚度的带状膜片,并切割成长方形标准膜片;将标准膜片叠压成所需厚度的料块后采用等静压压合;切割料块以得到所需尺寸的素坯体,排胶、烧结后打磨、批电极层并涂履防护层,即制备出所需的压敏电阻。本发明所采用的技术方案使素坯体的显微结构均匀,从而获得显微组织均匀的陶瓷体;可通过调整流延膜片厚度和叠压层数来灵活控制压敏电阻的厚度,从而获得不同压敏电压的压敏电阻;并且可根据需要切割出任意形状的压敏电阻素坯体,以适应不同的通流容量或封装要求。

Patent Agency Ranking