-
公开(公告)号:CN107667353A
公开(公告)日:2018-02-06
申请号:CN201680030474.8
申请日:2016-05-24
Applicant: 英特尔公司
IPC: G06F12/0868 , G06F12/14 , G06F12/0804 , G06F12/0888
CPC classification number: G06F1/3287 , G06F12/0804 , G06F12/0868 , G06F12/0888 , G06F12/1433 , G06F2212/1052 , G06F2212/311 , G06F2212/621
Abstract: 描述了用于分别向外部存储器转储清除核存储器内容以及从外部存储器恢复核存储器内容的方法和装置。在一个实施例中,该装置是一种集成电路,该集成电路包括多个处理器核,该多个处理器核包括一个核,该一个核具有可操作以存储该一个核的数据的第一存储器,该一个核响应于接收到该一个核要从第一低功率空闲状态转变到第二低功率空闲状态的第一指示,以及接收到在该一个核外部生成的指示该一个核要将来自该第一存储器的数据存储到第二存储器的第二指示,将来自该第一存储器的数据存储到位于该处理器外部的第二存储器,该数据所存储在的该第二存储器中的位置可由该一个核访问且不可由该IC中的其他处理器核访问;以及耦合到该多个核以及位于该多个核外的功率管理控制器。
-
公开(公告)号:CN108351669A
公开(公告)日:2018-07-31
申请号:CN201680063734.1
申请日:2016-08-12
Applicant: 英特尔公司
CPC classification number: H04L7/0331 , G06F1/08 , G06F1/10 , G06F1/324 , H04L7/0025 , H04L7/005 , Y02D10/126
Abstract: 描述了用于实现快速时钟频率转变的技术。计算设备的示例包括中央处理单元(CPU),该中央处理单元(CPU)包括核和非核组件。计算设备还包括双模式FIFO,该双模式FIFO处理核与非核组件之间的数据事务。计算设备还包括频率控制单元,该频率控制单元可指令核转变至新时钟频率。在至新时钟频率的转变期间,双模式FIFO继续处理核与非核组件之间的数据事务。
-
公开(公告)号:CN108351669B
公开(公告)日:2021-06-29
申请号:CN201680063734.1
申请日:2016-08-12
Applicant: 英特尔公司
Abstract: 描述了用于实现快速时钟频率转变的技术。计算设备的示例包括中央处理单元(CPU),该中央处理单元(CPU)包括核和非核组件。计算设备还包括双模式FIFO,该双模式FIFO处理核与非核组件之间的数据事务。计算设备还包括频率控制单元,该频率控制单元可指令核转变至新时钟频率。在至新时钟频率的转变期间,双模式FIFO继续处理核与非核组件之间的数据事务。
-
公开(公告)号:CN107667353B
公开(公告)日:2022-03-01
申请号:CN201680030474.8
申请日:2016-05-24
Applicant: 英特尔公司
IPC: G06F12/0868 , G06F12/14 , G06F12/0804 , G06F12/0888
Abstract: 描述了用于分别向外部存储器转储清除核存储器内容以及从外部存储器恢复核存储器内容的方法和装置。在一个实施例中,该装置是一种集成电路,该集成电路包括多个处理器核,该多个处理器核包括一个核,该一个核具有可操作以存储该一个核的数据的第一存储器,该一个核响应于接收到该一个核要从第一低功率空闲状态转变到第二低功率空闲状态的第一指示,以及接收到在该一个核外部生成的指示该一个核要将来自该第一存储器的数据存储到第二存储器的第二指示,将来自该第一存储器的数据存储到位于该处理器外部的第二存储器,该数据所存储在的该第二存储器中的位置可由该一个核访问且不可由该IC中的其他处理器核访问;以及耦合到该多个核以及位于该多个核外的功率管理控制器。
-
-
-