-
公开(公告)号:CN103492976B
公开(公告)日:2017-11-07
申请号:CN201280020735.X
申请日:2012-03-19
Applicant: 英特尔公司
IPC: G06F1/32
CPC classification number: G06F1/3296 , G06F1/324 , Y02D10/126 , Y02D10/172 , Y02D50/20
Abstract: 处理器可包括核区和非核区。由核区消耗的功率可通过以下操作来控制:控制处理器的Cdyn以使得该Cdyn落在可容许Cdyn值内而与核区正处理的应用无关。功率管理技术包括测量数字活动因素(DAF)、监视架构和数据活动水平、以及通过基于活动水平扼制指令来控制功率消耗。作为扼制指令的结果,可在第三下降和热量设计点(TDP)中实现。而且,在所述核区处于深度功率节省状态时,由非核区消耗的空闲功率可通过改变参考电压VR和提供给非核区的VP来减小。结果,可减小由非核区消耗的空闲功率。
-
公开(公告)号:CN103492976A
公开(公告)日:2014-01-01
申请号:CN201280020735.X
申请日:2012-03-19
Applicant: 英特尔公司
IPC: G06F1/32
CPC classification number: G06F1/3296 , G06F1/324 , Y02D10/126 , Y02D10/172 , Y02D50/20
Abstract: 处理器可包括核区和非核区。由核区消耗的功率可通过以下操作来控制:控制处理器的Cdyn以使得该Cdyn落在可容许Cdyn值内而与核区正处理的应用无关。功率管理技术包括测量数字活动因素(DAF)、监视架构和数据活动水平、以及通过基于活动水平扼制指令来控制功率消耗。作为扼制指令的结果,可在第三下降和热量设计点(TDP)中实现。而且,在所述核区处于深度功率节省状态时,由非核区消耗的空闲功率可通过改变参考电压VR和提供给非核区的VP来减小。结果,可减小由非核区消耗的空闲功率。
-
公开(公告)号:CN103562819B
公开(公告)日:2016-10-12
申请号:CN201180071297.5
申请日:2011-12-29
Applicant: 英特尔公司
Inventor: S·巴拉苏布拉马尼恩 , T·托马斯 , S·石栗玛丽 , B·加内桑
CPC classification number: G06F1/3293 , G06F1/3206 , G06F1/3237 , G06F1/324 , Y02D10/128 , Y02D50/20
Abstract: 在一种实施例中,多核心处理器包括多个核心和非核心,其中非核心包括含有高速缓存存储器、路由器和功率控制单元(PCU)的各种逻辑单元。在多核心处理器处于低功率状态时,PCU可以时钟门控逻辑单元和高速缓存存储器中的至少一个,以便由此减少动态功率消耗。
-
公开(公告)号:CN103562819A
公开(公告)日:2014-02-05
申请号:CN201180071297.5
申请日:2011-12-29
Applicant: 英特尔公司
Inventor: S·巴拉苏布拉马尼恩 , T·托马斯 , S·石栗玛丽 , B·加内桑
CPC classification number: G06F1/3293 , G06F1/3206 , G06F1/3237 , G06F1/324 , Y02D10/128 , Y02D50/20
Abstract: 在一种实施例中,多核心处理器包括多个核心和非核心,其中非核心包括含有高速缓存存储器、路由器和功率控制单元(PCU)的各种逻辑单元。在多核心处理器处于低功率状态时,PCU可以时钟门控逻辑单元和高速缓存存储器中的至少一个,以便由此减少动态功率消耗。
-
-
-