-
公开(公告)号:CN104813252B
公开(公告)日:2018-03-30
申请号:CN201380045899.2
申请日:2013-06-25
Applicant: 英特尔公司
Inventor: A·N·阿南塔克里什南 , J·F·塞博特 , J·D·施瓦茨 , S·H·冈瑟 , E·C·萨姆森
CPC classification number: G06F1/3293 , G06F1/3206 , G06F1/324 , G06F1/3287 , Y02D10/122 , Y02D10/126 , Y02D10/171
Abstract: 描述了一种包括多个执行核的处理器。该处理器还包括功率管理电路,用于动态确定活跃时会使得处理器工作在大致线性的功耗对频率工作区的执行核的数量,从而使得在使用所述数量的执行核的情况下,作为功耗增量的函数的性能增益相比在已确立的功率包络中的其他任何数量的活跃执行核更高。
-
公开(公告)号:CN104813252A
公开(公告)日:2015-07-29
申请号:CN201380045899.2
申请日:2013-06-25
Applicant: 英特尔公司
Inventor: A·N·阿南塔克里什南 , J·F·塞博特 , J·D·施瓦茨 , S·H·冈瑟 , E·C·萨姆森
CPC classification number: G06F1/3293 , G06F1/3206 , G06F1/324 , G06F1/3287 , Y02D10/122 , Y02D10/126 , Y02D10/171
Abstract: 描述了一种包括多个执行核的处理器。该处理器还包括功率管理电路,用于动态确定活跃时会使得处理器工作在大致线性的功耗对频率工作区的执行核的数量,从而使得在使用所述数量的执行核的情况下,作为功耗增量的函数的性能增益相比在已确立的功率包络中的其他任何数量的活跃执行核更高。
-