-
公开(公告)号:CN104424149A
公开(公告)日:2015-03-18
申请号:CN201310377741.7
申请日:2013-08-27
Applicant: 苏州中科集成电路设计中心有限公司
IPC: G06F13/40
CPC classification number: G06F13/4018
Abstract: 本发明涉及一种分体式数据流可控制可观测式高速串行接收装置,包括有装置本体,装置本体上设置有差分信号输入端口,其特点是:差分信号输入端口上设置有ASIC接收组件,ASIC接收装置的通讯端口上连接有片外缓冲组件。由此,整个SerDes接收电路均可以采用ASIC实现。并且,片上结构不再含有弹性缓冲模块,主要依靠数据恢复时钟驱动,时钟数量减少1个,从而精简了时钟域简化了时序逻辑设计。此外,由于片外弹性缓冲模块是通过FPGA来实现的,其可配置性和可观测性大大提高。
-
公开(公告)号:CN104426540A
公开(公告)日:2015-03-18
申请号:CN201310377830.1
申请日:2013-08-27
Applicant: 苏州中科集成电路设计中心有限公司
IPC: H03L7/099
Abstract: 本发明涉及一种产生均衡占空比信号的VCO设备,包括有设备本体,其中:设备本体内对称配置有至少两个相同的环形振荡装置,环形振荡装置设置有独立的信号输出端口,环形振荡装置采用四级差分延迟组件构成,两个环形振荡装置首尾相连,环形振荡装置其中的一级采用非反向的接法,环形振荡装置上均连接有PMOS装置,该PMOS装置相互之间交叉耦合连接,且PMOS装置的栅端接地,PMOS装置共同连接有差分放大装置的输入端,差分放大装置的输出端连接有反相装置的输入端。由此,消除了传统环形振荡装置两个输出信号之间存在延迟的问题,通过交叉耦合的方法,将两路输出信号进行同步,最终使得输出信号达到均衡的占空比。
-
公开(公告)号:CN104426540B
公开(公告)日:2017-08-11
申请号:CN201310377830.1
申请日:2013-08-27
Applicant: 苏州中科集成电路设计中心有限公司
IPC: H03L7/099
Abstract: 本发明涉及一种产生均衡占空比信号的VCO设备,包括有设备本体,其中:设备本体内对称配置有至少两个相同的环形振荡装置,环形振荡装置设置有独立的信号输出端口,环形振荡装置采用四级差分延迟组件构成,两个环形振荡装置首尾相连,环形振荡装置其中的一级采用非反向的接法,环形振荡装置上均连接有PMOS装置,该PMOS装置相互之间交叉耦合连接,且PMOS装置的栅端接地,PMOS装置共同连接有差分放大装置的输入端,差分放大装置的输出端连接有反相装置的输入端。由此,消除了传统环形振荡装置两个输出信号之间存在延迟的问题,通过交叉耦合的方法,将两路输出信号进行同步,最终使得输出信号达到均衡的占空比。
-
-