用于高速数据中心的译码方法、装置和存储介质

    公开(公告)号:CN116961841B

    公开(公告)日:2023-12-26

    申请号:CN202311210459.X

    申请日:2023-09-19

    Abstract: 本公开的实施例提供了一种用于高速数据中心的译码方法、装置和存储介质,其中译码方法包括对接收的数据进行PAM4解调;将解调之后的数据进行Polar码译码,采用软判决译码;将软判决译码之后的数据解交织,根据Polar码译码输出的路径度量值,将Polar码译码输出的路径匹配到对应的解交织模块的解交织器上,解交织器的支路数为#imgabs0#,延迟单元为#imgabs1#个符号,第#imgabs2#条支路的延迟为#imgabs3#其中#imgabs4#,#imgabs5#为延迟步进系数并且为正整数;对解交织之后的数据以544*n比特为单元读取数据,将解交织模块的解交织器的输出对应到KP4码译码的候选路径来进行KP4码译码,其中n为每个符号包含的比特数。本公开的实施例中的编码译码方法可以在满足高纠错性能的同时,获得低延时、低复杂度的FEC方案。

    用于高速数据中心的译码方法、装置和存储介质

    公开(公告)号:CN116961841A

    公开(公告)日:2023-10-27

    申请号:CN202311210459.X

    申请日:2023-09-19

    Abstract: 本公开的实施例提供了一种用于高速数据中心的译码方法、装置和存储介质,其中译码方法包括对接收的数据进行PAM4解调;将解调之后的数据进行Polar码译码,采用软判决译码;将软判决译码之后的数据解交织,根据Polar码译码输出的路径度量值,将Polar码译码输出的路径匹配到对应的解交织模块的解交织器上,解交织器的支路数为#imgabs0#,延迟单元为#imgabs1#个符号,第#imgabs2#条支路的延迟为#imgabs3#其中#imgabs4#,#imgabs5#为延迟步进系数并且为正整数;对解交织之后的数据以544*n比特为单元读取数据,将解交织模块的解交织器的输出对应到KP4码译码的候选路径来进行KP4码译码,其中n为每个符号包含的比特数。本公开的实施例中的编码译码方法可以在满足高纠错性能的同时,获得低延时、低复杂度的FEC方案。

Patent Agency Ranking