电压调节器及应用于其上的方法

    公开(公告)号:CN107402591B

    公开(公告)日:2018-11-02

    申请号:CN201610486604.0

    申请日:2016-06-28

    Abstract: 一种电压调节器及应用于其上的方法,该电压调节器响应于参考电压及控制码产生调节电压,包括分压电路、放大电路、功率金属氧化物半导体(MOS)阵列。分压电路用以对调节电压分压以产生反馈电压。放大电路用以放大参考电压与反馈电压之间的电压差以产生偏压电压。功率MOS阵列包括多个晶体管,其中各晶体管分别具有第一端、第二端、以及控制端,第一端耦接电源轨,第二端耦接调节电压,控制端响应于控制码选择性耦接电源轨或偏压电压。

    数据串行化电路
    2.
    发明公开

    公开(公告)号:CN107241101A

    公开(公告)日:2017-10-10

    申请号:CN201710100392.2

    申请日:2017-02-23

    Abstract: 数据串行化电路。该数据串行化电路包含延迟电路、数据串行器、第一数据采样器和第二数据采样器。延迟电路接收输入时钟信号且产生多个延迟时钟信号。延迟时钟信号包含由第一延迟级产生的第一延迟时钟信号和由第二延迟级产生的第二延迟时钟信号。数据串行器接收并行数据和延迟时钟信号的最终级延迟时钟信号,且根据最终级延迟时钟信号将并行数据转换为串行数据。其中,第一数据采样器根据第一延迟时钟信号对串行数据采样以产生第一输出串行数据,且第二数据采样器根据第二延迟时钟信号对第一输出串行数据采样以产生第二输出串行数据。

    信号发射器及其阻抗调整方法
    3.
    发明公开

    公开(公告)号:CN116938263A

    公开(公告)日:2023-10-24

    申请号:CN202210546859.7

    申请日:2022-05-18

    Abstract: 一种信号发射器及其阻抗调整方法。该信号发射器包括多个驱动器切片电路。所述多个驱动器切片电路中的每一个包括驱动电路、多个第一晶体管以及多个第二晶体管。驱动电路接收输入信号且输出输出信号。第一晶体管根据第一晶体管的栅极端子上的信号提供第一阻抗。第二晶体管根据第二晶体管的栅极端子上的信号提供第二阻抗。第一晶体管的栅极端子及第二晶体管的栅极端子中的每一个选择性地耦接到偏置电压或者耦接到预定电压,所述偏置电压控制对应的第一晶体管或第二晶体管在三极管区中进行操作,或者,耦接到所述预定电压以控制对应的第一晶体管或第二晶体管起到开关的作用。

    数据串行化电路
    4.
    发明授权

    公开(公告)号:CN107241101B

    公开(公告)日:2020-12-04

    申请号:CN201710100392.2

    申请日:2017-02-23

    Abstract: 数据串行化电路。该数据串行化电路包含延迟电路、数据串行器、第一数据采样器和第二数据采样器。延迟电路接收输入时钟信号且产生多个延迟时钟信号。延迟时钟信号包含由第一延迟级产生的第一延迟时钟信号和由第二延迟级产生的第二延迟时钟信号。数据串行器接收并行数据和延迟时钟信号的最终级延迟时钟信号,且根据最终级延迟时钟信号将并行数据转换为串行数据。其中,第一数据采样器根据第一延迟时钟信号对串行数据采样以产生第一输出串行数据,且第二数据采样器根据第二延迟时钟信号对第一输出串行数据采样以产生第二输出串行数据。

Patent Agency Ranking