混合异步同步系统的低等待时间FIFO电路

    公开(公告)号:CN100429616C

    公开(公告)日:2008-10-29

    申请号:CN01813819.5

    申请日:2001-06-08

    CPC classification number: G06F5/14

    Abstract: 一种FIFO设计,它对操作于不同时域上的发送器子系统和接收机子系统进行接口。发送器子系统和接收机子系统可以是同步的或异步的。FIFO电路包括配置成按照发送器时域操作的置数接口以及按照接收机时域操作的取数接口。FIFO电路包括单元阵列,该单元阵列具有寄存器以及状态控制器,后者指示出单元的状态。各单元还具有按照发送器时域操作的置数部件部分,包括置数标记传送电路和置数控制器电路。各单元具有配置成按照接收机时域操作的取数部件部分,包括取数部件传送电路和取数控制器电路。混合时钟中继站设计对工作于不同时域的发送器子系统和接收机子系统,以及发送器和接收机之间等待时间大的地方进行接口。

    混合异步同步系统的低等待时间FIFO电路

    公开(公告)号:CN1478226A

    公开(公告)日:2004-02-25

    申请号:CN01813819.5

    申请日:2001-06-08

    CPC classification number: G06F5/14

    Abstract: 一种FIFO设计,它对操作于不同时域上的发送器子系统和接收机子系统进行接口。发送器子系统和接收机子系统可以是同步的或异步的。FIFO电路包括配置成按照发送器时域操作的置数接口以及按照接收机时域操作的取数接口。FIFO电路包括单元阵列,该单元阵列具有寄存器以及状态控制器,后者指示出单元的状态。各单元还具有按照发送器时域操作的置数部件部分,包括置数标记传送电路和置数控制器电路。各单元具有配置成按照接收机时域操作的取数部件部分,包括取数部件传送电路和取数控制器电路。混合时钟中继站设计对工作于不同时域的发送器子系统和接收机子系统,以及发送器和接收机之间等待时间大的地方进行接口。

Patent Agency Ranking