-
公开(公告)号:CN101035191B
公开(公告)日:2013-03-20
申请号:CN200710085672.7
申请日:2007-03-06
Applicant: 索尼株式会社
Inventor: 村松良德
IPC: H04N5/335 , H04N5/3745
Abstract: 一种固态成像设备包括:多个像素,各自将入射光量转换为电信号,并被布置在多个列中,以在行方向上或在列方向上偏离相邻像素;多个模数转换单元,各自将从对应像素获得的模拟信号转换为数字信号,并沿列并行布置;多个列信号线,输出多个像素列的每一个中的像素的模拟信号,沿像素列布置,并形成对;以及多个切换电路单元,各自选择对应列信号线对中的一个列信号线。在该固态成像设备中,所述模数转换单元连接到所述切换电路单元的输出侧。
-
-
公开(公告)号:CN101826867B
公开(公告)日:2012-06-13
申请号:CN201010170664.4
申请日:2005-04-26
Applicant: 索尼株式会社
CPC classification number: H03K23/62 , H03K23/56 , H03M1/1023 , H03M1/123 , H03M1/1295 , H03M1/56 , H04N5/335
Abstract: 一种异步计数器电路,其被允许选择性地以向上计数模式或向下计数模式执行计数,包括:初始值设定处理器,其在改变计数模式的同时维持计数值的连续性;作为该计数器的基本元件的多个触发器彼此级联;以及初级时钟开关,其根据计数模式切换提供至初级触发器的时钟端子的计数器时钟的极性,其中使用输入到初级时钟开关的计数器时钟作为计数值的最低有效位。
-
公开(公告)号:CN101826867A
公开(公告)日:2010-09-08
申请号:CN201010170664.4
申请日:2005-04-26
Applicant: 索尼株式会社
CPC classification number: H03K23/62 , H03K23/56 , H03M1/1023 , H03M1/123 , H03M1/1295 , H03M1/56 , H04N5/335
Abstract: 一种异步计数器电路,其被允许选择性地以向上计数模式或向下计数模式执行计数,包括:初始值设定处理器,其在改变计数模式的同时维持计数值的连续性;作为该计数器的基本元件的多个触发器彼此级联;以及初级时钟开关,其根据计数模式切换提供至初级触发器的时钟端子的计数器时钟的极性,其中使用输入到初级时钟开关的计数器时钟作为计数值的最低有效位。
-
公开(公告)号:CN101083725A
公开(公告)日:2007-12-05
申请号:CN200710128879.8
申请日:2007-03-06
Applicant: 索尼株式会社
CPC classification number: H04N5/3598 , H03M1/1023 , H03M1/1295 , H03M1/56
Abstract: 固态成像器件包括:按照列并行排列的模拟-数字转换器单元,该模拟-数字转换器单元具有多个像素,其被排列来转换入射光量为电信号,其中从像素获取的模拟信号被转换数字信号,其中模拟-数字转换器单元配置有:比较器,其可操作以比较列信号线的数值与参考线的数值,其中从列信号线输出由像素获取的模拟信号;以及计数器,其可操作以测量当由比较器所作的比较完成时的时间段,并且存储比较结果,其中固态成像器件还包括:用于控制比较器输出的模块,其可操作以依靠比较器的输出来控制比较器的输出。
-
公开(公告)号:CN1856042A
公开(公告)日:2006-11-01
申请号:CN200610077061.3
申请日:2006-04-26
Applicant: 索尼株式会社
CPC classification number: H04N5/3765 , H04N5/3454 , H04N5/361 , H04N5/374
Abstract: 一种固态图像拾取设备包括:像素阵列区,其中二维排列的像素每个包括光电转换元件;第一控制器件,用于执行控制使得逐行地依次读取像素阵列区的期望区域中的像素的信号;和第二控制器件,用于执行控制使得当第一控制器件逐行地依次读取期望区域中的像素的信号时,逐行地依次重置期望区域下面和上面的特定区域中的像素。
-
公开(公告)号:CN104202543A
公开(公告)日:2014-12-10
申请号:CN201410359530.5
申请日:2005-07-18
Applicant: 索尼株式会社
IPC: H04N5/367 , H04N5/3745 , G06K9/60
Abstract: 在具有设置在同一芯片上的AD转换器的固态成像设备中,在减少电路规模和传输信号线的数目的同时实现有效的乘积和操作。比较第n行读出期间的像素信号和用于数字化该像素数据的基准信号,当正在执行比较处理时,以向下计数模式和向上计数模式之一执行计数操作,然后存储当结束比较处理时的计数值。此后,通过使用第n行计数结果作为初始值,比较第(n+1)行读出期间的像素信号和基准信号,而且以向下计数模式和向上计数模式之一执行计数操作,然后,存储在结束比较处理时的计数值。
-
公开(公告)号:CN101883220A
公开(公告)日:2010-11-10
申请号:CN201010200916.3
申请日:2005-11-08
Applicant: 索尼株式会社
CPC classification number: H03M1/1295 , H03K5/2481 , H03K5/249 , H03M1/1023 , H03M1/123 , H03M1/56 , H04N5/378
Abstract: 一种互补金属氧化物半导体(CMOS)图像传感器的驱动方法,包括:在比较操作之前复位比较器的工作点;将从图像区域发送的信号与从参考信号发生部分发送的参考信号进行比较;以及与将从图像区域发送的信号与参考信号进行比较并行地执行计数操作,其中,在信号从图像区域中的像素到通向比较器的信号线上的读取操作变稳定之后,复位比较器的工作点。
-
公开(公告)号:CN100579171C
公开(公告)日:2010-01-06
申请号:CN200510079269.4
申请日:2005-04-12
Applicant: 索尼株式会社
IPC: H04N3/15 , H01L27/146
Abstract: 在包括模拟-数字转换器的固态成像器件中,提供一种产生快于主时钟的高速时钟的时钟转换器。电压比较器将从用于各行控制线的垂直信号线输入的像素信号与参考电压进行比较,在时间方向上产生具有其幅值对应于复位分量或者信号分量的脉冲。计数器根据基于高速时钟而产生的时钟来计数脉冲信号的宽度,直到在电压比较器中完成比较,在每次比较完成时保持计数值。通信和定时控制器执行控制,使得电压比较器对复位分量执行比较并且计数器在第一次处理迭代中执行下计数,并且使得电压比较器对信号分量执行比较并第二次处理迭代中执行上计数。
-
公开(公告)号:CN101478646A
公开(公告)日:2009-07-08
申请号:CN200910003842.1
申请日:2005-02-23
Applicant: 索尼株式会社
IPC: H04N5/335 , H01L27/146
Abstract: 本发明公开了一种固态图像拾取设备及其驱动的方法。一种CMOS图像传感器包括若干的列-并行ADC。每个ADC包括比较器和递增/递减计数器。利用这种结构,不使用附加的电路,诸如加法器和线存储设备,就能够相加多行中的像素的数字值,并且能够增加帧速率,同时保持灵敏度不变。
-
-
-
-
-
-
-
-
-