数据存储设备和控制设备,数据存储控制方法及程序

    公开(公告)号:CN1691061A

    公开(公告)日:2005-11-02

    申请号:CN200510065980.4

    申请日:2005-04-18

    CPC classification number: G06T1/60 G11C8/10

    Abstract: 一种数据存储设备,包括:存储器,该存储器包括多个存储体;数据存储处理器,该处理器基于包括将被同时读取的数据的多个期望的像素的访问模式将数据最初组织到多个存储体中,以便将构成访问模式的访问候选之间的数据的像素存储在完全相同的存储体中;数据读取和存储处理器,该处理器读取最初组织到存储器的多个存储体中的数据。数据读取和存储处理器从存储体中读取数据的像素,并将读取的数据的像素存储在其中存储了邻近范围中的数据的像素的存储体中,所述邻近范围基于访问模式移动的方向在多个范围内定义,所述多个范围由访问模式的访问候选的位置来进行定义。

    数据存储单元、数据存储控制设备和方法

    公开(公告)号:CN1677555B

    公开(公告)日:2011-08-17

    申请号:CN200510054174.7

    申请日:2005-01-05

    CPC classification number: G11C8/12 G11C7/1006

    Abstract: 提供了一种数据存储单元,其中将所有数据存储到包含多个存储体的存储器中并且同时读取多个期望的数据,而不会给硬件带来任何负荷。它包括:包含数据存储控制器(20)、数据读取控制器30和数据移动控制器(40)的存储器控制装置,用于基于当顺序地将数据存储到存储器中并在该存储器的多个存储体之间划分该数据时、代表要同时读取的多个期望的数据的存取模式,来判断将要存储的数据是否是位于与该存取模式相对应的位置上的数据;并且当要同时读取的数据是位于与该存取模式相对应的位置上的数据时,通过增加其地址而跳过其中将要存储数据的存储体、并通过将位于与该存取模式相对应的位置上的数据存储到增加了其存储体地址的存储体中,从而将位于与存取模式相对应的位置上的所有数据存储到不同的存储体中。所述存储器控制装置提供控制以便从存储器(10)中同时读取多个期望的数据。

    数据存储设备、数据存储控制设备、方法以及程序

    公开(公告)号:CN1637719A

    公开(公告)日:2005-07-13

    申请号:CN200510004028.3

    申请日:2005-01-05

    CPC classification number: G11C7/22 G11C7/1015 G11C8/12

    Abstract: 本发明涉及数据存储设备、数据存储控制设备、方法以及程序。其中,当所有数据被存储在由多个存储区段构成的存储器中时,数据划分确定装置将所有数据划分为多个数据区。所述区中的数据在所述多个存储区段之间分配,并将所述数据存储到每一个存储区段的一个字线中,从而将所有数据安排在所述存储器中。一个存储器控制部分、一个地址转换部分和一个地址生成部分执行控制,以从排列在所述存储器中的所有数据中周期性地读出每个区中要被同时读出的多个数据,用相邻区中的部分数据顺序替换或者重写,并读出接下来要同时读出的多个数据。

    传输装置和传输方法、信息处理装置和信息处理方法

    公开(公告)号:CN101483498B

    公开(公告)日:2013-01-02

    申请号:CN200910001364.0

    申请日:2009-01-07

    CPC classification number: H04L1/24 H04L1/0086

    Abstract: 一种传输装置,配置为一个传输比特串,所述传输比特串是多个比特的N比特的单位比特串的排列,包括:转换单元,配置为根据转换表将单位比特串转换为转换比特串,转换表通过:得到N比特中的第k比特出错的出错率;得到出错预期,出错预期是单位比特串的N比特中的一个重要比特将出错的预期;以及创建转换表,转换表使单位比特串和通过将单位比特串的不重要比特转换为的比特模式的最小出错预期比特模式而得到的转换比特串相关联,所述最小出错预期比特模式使多个比特模式的出错预期最小;和传输单元,配置为传输所述转换比特串。

Patent Agency Ranking