非易失性存储器和非易失性存储器的数据改写方法

    公开(公告)号:CN1255733C

    公开(公告)日:2006-05-10

    申请号:CN02814797.9

    申请日:2002-07-19

    CPC classification number: G11C16/105 G06F11/1441 G11B20/18 G11C16/102

    Abstract: 本发明是能够容易地检测因停电等致使系统关闭时的工作状态、可以用简单的程序可靠而迅速地恢复至正常的存储状态的非易失性存储器和非易失性存储器的数据改写方法。在以具备数据区(1)和冗余区(2)的物理块为存储单位而构成的非易失性存储器中,冗余区(2)具有下述区域而被构成:存储对应的逻辑块的地址的逻辑块地址存储区(3);存储作为擦除对象的物理块的地址的前已使用的物理块地址存储区(4);以及存储用于识别对物理块进行数据改写工作时发生的各阶段的工作状态的状态信息的状态信息存储区(6)。

    开关电路
    2.
    发明授权

    公开(公告)号:CN101727188B

    公开(公告)日:2012-03-28

    申请号:CN200910206381.8

    申请日:2009-10-15

    CPC classification number: H03M11/24

    Abstract: 一种开关电路,包括:具有固定第一时间常数的第一充电/放电电路;具有与多个开关的操作状态相关联的第二时间常数的第二充电/放电电路;分别与第一和第二充电/放电电路连接的第一和第二输入/输出端口;以及控制部分,其适于通过对第一和第二充电/放电电路充电或放电来测量第一和第二时间常数,并且基于测量的第一和第二时间常数的比率确定多个开关的操作状态。

    开关电路
    3.
    发明公开

    公开(公告)号:CN101727188A

    公开(公告)日:2010-06-09

    申请号:CN200910206381.8

    申请日:2009-10-15

    CPC classification number: H03M11/24

    Abstract: 一种开关电路,包括:具有固定第一时间常数的第一充电/放电电路;具有与多个开关的操作状态相关联的第二时间常数的第二充电/放电电路;分别与第一和第二充电/放电电路连接的第一和第二输入/输出端口;以及控制部分,其适于通过对第一和第二充电/放电电路充电或放电来测量第一和第二时间常数,并且基于测量的第一和第二时间常数的比率确定多个开关的操作状态。

    非易失性存储器和非易失性存储器的数据改写方法

    公开(公告)号:CN1535425A

    公开(公告)日:2004-10-06

    申请号:CN02814797.9

    申请日:2002-07-19

    CPC classification number: G11C16/105 G06F11/1441 G11B20/18 G11C16/102

    Abstract: 本发明是能够容易地检测因停电等致使系统关闭时的工作状态、可以用简单的程序可靠而迅速地恢复至正常的存储状态的非易失性存储器和非易失性存储器的数据改写方法。在以具备数据区(1)和冗余区(2)的物理块为存储单位而构成的非易失性存储器中,冗余区(2)具有下述区域而被构成:存储对应的逻辑块的地址的逻辑块地址存储区(3);存储作为擦除对象的物理块的地址的前已使用的物理块地址存储区(4);以及存储用于识别对物理块进行数据改写工作时发生的各阶段的工作状态的状态信息的状态信息存储区(6)。

Patent Agency Ranking