-
公开(公告)号:CN100449946C
公开(公告)日:2009-01-07
申请号:CN03800072.5
申请日:2003-01-15
Applicant: 索尼株式会社
CPC classification number: H03M5/145 , G11B20/1426 , H04L25/4908 , H04L25/4915
Abstract: 本发明涉及一种调制设备和方法,其中的调制设备是由简单电路结构实现的,并且易于应用到其它系统中。模式转换单元(32)根据转换表,将DSV控制位确定和插入单元(31)提供的、具有基本数据长度为2位的数据转换成具有基本代码长度为3位的变长代码。最小游程长度限制代码检测单元(33)从包含DSV控制位的数据序列中检测从模式转换单元(32)转换的信道位串开始连续的最小游程的位置。连续最小游程置换单元(34)根据由最小游程长度限制代码检测单元(33)提供的位置信息,将由模式转换单元(32)提供的信道位串的预定部分置换成预定的模式,并且将最小游程长度限制在预定的数值或更小。本发明可应用于调制设备中。
-
公开(公告)号:CN101064514A
公开(公告)日:2007-10-31
申请号:CN200710097248.4
申请日:2007-04-28
Applicant: 索尼株式会社
Inventor: 中川俊之
CPC classification number: G11B20/1426 , G11B2020/1457 , H03M5/145
Abstract: 本文披露了一种调制装置,包括:第一转换装置,用于根据将用作第一数据模式的偶/奇性保存转换模式与第一码模式关联的第一表,将作为与第一数据模式匹配的部分的、包括在处理数据中的部分转换成第一码模式;第二转换装置,用于根据将用作第二数据模式的偶/奇性保存违反转换模式与第二码模式相关联的第二表,将作为与第二数据模式匹配的部分的、包括在处理数据中的部分转换成第二码模式;以及选择装置,用于选择第一码模式或第二码模式,其中,如果已将DSV控制比特插入处理数据中,则禁止由第二转换装置执行的将所述部分转换为第二码模式的处理。
-
公开(公告)号:CN1498407A
公开(公告)日:2004-05-19
申请号:CN03800087.3
申请日:2003-01-22
Applicant: 索尼株式会社
CPC classification number: G11B20/1426 , H03M5/145
Abstract: 一种调制装置和方法及DSV控制比特生成方法,能够准确地确定要插入到数据串中的DSV控制比特值。1-7PP数据转换单元(52)将调制分界点信息包括使用表2的转换表的数据串调制分界点信息提供给调制分界点检测单元(81),并且将DSV分段分界点信号包括已插入DSV控制比特的数据串的DSV分段分界点位置信息提供给有效分界点检测单元(82)。根据所提供的调制分界点信息,调制分界点检测单元(81)检测调制分界点位置,并且将调制分界点信号提供给有效分界点检测单元(82)。根据所提供的DSV分段分界点信号,有效分界点检测单元(82)从由所提供的调制分界点信号表示的调制分界点位置中,检测控制对应DSV分段的DSV控制比特的判决定时的有效分界点位置。本发明可以应用于调制装置。
-
公开(公告)号:CN100383887C
公开(公告)日:2008-04-23
申请号:CN200510009476.2
申请日:2005-02-16
Applicant: 索尼株式会社
CPC classification number: G11B20/1803 , G11B20/1258 , G11B20/1833 , G11B2020/1836 , G11B2220/2516 , H03M13/09 , H03M13/1515 , H03M13/2909 , H03M13/2918
Abstract: 本发明的目标是以更接近记录介质的传送速度,将时间序列的数据记录到记录介质上,从所述记录介质上回放时间序列的数据,所述记录介质是以硬盘作为例子。
-
公开(公告)号:CN100353448C
公开(公告)日:2007-12-05
申请号:CN200410102354.3
申请日:2004-08-18
Applicant: 索尼株式会社
CPC classification number: G11B20/1217 , G06F3/0601 , G06F2003/0697 , G11B20/1866 , G11B2020/10916 , G11B2020/1222 , G11B2020/1232 , G11B2020/1238 , G11B2020/1287 , G11B2020/1292 , G11B2020/1294 , G11B2220/2516
Abstract: 本发明提供了一种稳定的系统,其可以降低干扰等的影响。在本发明中,使用第一纠错码单元和第二纠错码单元,并且由此使较宽范围的随机错误和突发错误可更正以避免重试操作。因此,不降低传输率地执行稳定的数据再现。此外,设置纠错块的结构,以便当在寻道操作期间把磁头移到某一磁道时,其中记录了第二纠错码的扇区(C2扇区)是所要读取的第一个扇区。
-
公开(公告)号:CN100587810C
公开(公告)日:2010-02-03
申请号:CN200710089006.0
申请日:2007-03-29
Applicant: 索尼株式会社
CPC classification number: G11B5/584 , G11B5/0083 , G11B5/00865
Abstract: 一种磁记录和再现方法,包括以下步骤:借助于记录头在磁记录介质上记录多个轨道,所述多个轨道构成用于数据检测的信号处理的单元;和借助于可跨越该磁记录介质的所述多个轨道再现信号的再现头,以相对于所述轨道不同的位置关系,而从所述多个轨道中再现多次信号,在该单元中收集再现信号,并对该单元执行信号处理,以产生用于各轨道的再现信号。
-
公开(公告)号:CN101046970A
公开(公告)日:2007-10-03
申请号:CN200710089006.0
申请日:2007-03-29
Applicant: 索尼株式会社
CPC classification number: G11B5/584 , G11B5/0083 , G11B5/00865
Abstract: 一种磁记录和再现方法,包括以下步骤:借助于记录头在磁记录介质上记录多个轨道,所述多个轨道构成用于数据检测的信号处理的单元;和借助于可跨越该磁记录介质的所述多个轨道再现信号的再现头,以相对于所述轨道不同的位置关系,而从所述多个轨道中再现多次信号,在该单元中收集再现信号,并对该单元执行信号处理,以产生用于各轨道的再现信号。
-
公开(公告)号:CN1658319A
公开(公告)日:2005-08-24
申请号:CN200510009476.2
申请日:2005-02-16
Applicant: 索尼株式会社
CPC classification number: G11B20/1803 , G11B20/1258 , G11B20/1833 , G11B2020/1836 , G11B2220/2516 , H03M13/09 , H03M13/1515 , H03M13/2909 , H03M13/2918
Abstract: 本发明的目标是以更接近记录介质的传送速度,将时间序列的数据记录到记录介质上,从所述记录介质上回放时间序列的数据,所述记录介质是以硬盘作为例子。
-
公开(公告)号:CN1627427A
公开(公告)日:2005-06-15
申请号:CN200410102354.3
申请日:2004-08-18
Applicant: 索尼株式会社
CPC classification number: G11B20/1217 , G06F3/0601 , G06F2003/0697 , G11B20/1866 , G11B2020/10916 , G11B2020/1222 , G11B2020/1232 , G11B2020/1238 , G11B2020/1287 , G11B2020/1292 , G11B2020/1294 , G11B2220/2516
Abstract: 本发明提供了一种稳定的系统,其可以降低干扰等的影响。在本发明中,使用第一纠错码单元和第二纠错码单元,并且由此使较宽范围的随机错误和突发错误可更正以避免重试操作。因此,不降低传输率地执行稳定的数据再现。此外,设置纠错块的结构,以便当在寻道操作期间把磁头移到某一磁道时,其中记录了第二纠错码的扇区(C2扇区)是所要读取的第一个扇区。
-
公开(公告)号:CN1627425A
公开(公告)日:2005-06-15
申请号:CN200410100508.5
申请日:2004-07-07
Applicant: 索尼株式会社
Inventor: 中川俊之
CPC classification number: G11B20/18 , G11B5/012 , G11B2005/001 , G11B2020/10916
Abstract: 本发明涉及使用盘记录介质的数据记录/再现装置,盘记录介质具有多个形成其上的同心或者螺旋的轨道,每个轨道被分成多个扇区。该装置包括:用于搜索目标轨道的搜索元件;用于在通过搜索到达的目标轨道上存取数据的数据存取元件;和纠错元件,用于基于纠错元件出于纠错目的产生的纠错码在数据中进行纠错。纠错元件为每个预定数据量确定第一纠错码增量,根据盘记录介质上的状态信息为多个第一纠错码增量确定第二纠错码增量,并形成纠错块,每个纠错块由多个第一纠错码增量和加到第一纠错码增量的第二纠错码增量构成。
-
-
-
-
-
-
-
-
-