信息处理设备和信息处理方法

    公开(公告)号:CN110036384B

    公开(公告)日:2021-01-05

    申请号:CN201880004505.1

    申请日:2018-06-29

    Applicant: 索尼公司

    Abstract: [问题]为了减少与内积运算相关联的处理负担,并且用于还保证权重系数的量化粒度。[解决方案]提供了一种信息处理设备,该信息处理设备设置有乘积累加运算电路,该乘积累加运算电路用于基于多个输入值和多个权重系数来执行乘积累加运算,所述多个权重系数分别对应于输入值并且通过幂表达来量化。经量化的权重系数的指数由将预定的除数作为分母的分数来表达,并且乘积累加运算电路基于根据除数确定的余数使用不同的加法乘数来执行乘积累加运算。

    数据处理装置以及数据处理方法

    公开(公告)号:CN105379125B

    公开(公告)日:2019-11-12

    申请号:CN201580001350.2

    申请日:2015-05-08

    Applicant: 索尼公司

    Abstract: 本技术涉及一种数据处理装置以及一种数据处理方法,其能够在使用LDPC码传输数据时确保优异的通信质量。在分组交织中,代码长度(N)是16200位并且编码率(r)是12/15、6/15或8/15的LDPC码基于每个位组进行交织,每个位组的长度为360位。在分组解交织中,经受所述分组交织的LDPC码的序列恢复为原始序列。例如,本技术可以应用于使用LDPC码的数据传输等。

    存储控制器、存储设备、信息处理系统以及存储控制方法

    公开(公告)号:CN103136067B

    公开(公告)日:2017-03-15

    申请号:CN201210484725.3

    申请日:2012-11-23

    Applicant: 索尼公司

    CPC classification number: G06F11/1048

    Abstract: 本发明涉及存储控制器、存储设备、信息处理系统以及存储控制方法。该存储控制器包括纠错码管理部、地址管理部以及纠错部。当多个单位数据和第二纠错码被存储在存储部中时,纠错码管理部以每个条目来管理预定的多个单位数据与对应于多个单位数据的第二纠错码之间的对应关系。地址管理部管理逻辑地址与纠错码管理部中的条目之间的对应关系。纠错部获取纠错码管理部中的与作为从地址管理部进行读取的对象的逻辑地址相对应的条目,并且基于在所关心的条目中管理的多个单位数据和第二纠错码来执行纠错。

    数据处理装置和数据处理方法

    公开(公告)号:CN105531935A

    公开(公告)日:2016-04-27

    申请号:CN201480050423.2

    申请日:2014-09-05

    Applicant: 索尼公司

    Abstract: 本技术涉及数据处理装置以及数据处理方法,其能够提供具有良好的误码率的LDPC码。LDPC编码器使用具有16200位的码长以及10/15的编码率的LDPC码编码。所述LDPC码包含信息位和奇偶位,并且用于所述LDPC码的奇偶校验矩阵(H)包括与所述LDPC码的信息位相对应的信息矩阵部以及与所述奇偶位相对应的奇偶矩阵部。奇偶校验矩阵(H)的信息矩阵部由奇偶校验矩阵初始值表表示,该奇偶校验矩阵初始值表表示每360列的所述信息矩阵部的1元素的位置。在执行LDPC编码和LDPC解码时可以应用本技术。

    数据处理装置和数据处理方法

    公开(公告)号:CN105075275A

    公开(公告)日:2015-11-18

    申请号:CN201580000397.7

    申请日:2015-01-06

    Applicant: 索尼公司

    Abstract: 本技术涉及降低成本并且启用信道绑定(CB)的数据处理装置和数据处理方法。发送装置通过将BB流的BB帧分配给数据片来将BB流作为基带(BB)帧的流分割成分割流。通过限制在分割流的数据速率之间的数据速率比率,执行BB流的分割。接收装置从发送装置传输的数据中获得的分割流重组原始BB流。本技术可以应用在如物理层通道(PLP)捆绑的CB中。

Patent Agency Ranking