固体摄像器件、固体摄像器件的信号处理方法和电子装置

    公开(公告)号:CN111430387A

    公开(公告)日:2020-07-17

    申请号:CN201911345650.9

    申请日:2015-08-21

    Applicant: 索尼公司

    Abstract: 本发明涉及固体摄像器件、固体摄像器件的信号处理方法和电子装置。其中,固体摄像器件可包括:像素单元,在所述像素单元中,针对多个像素形成有一个微透镜;以及校正电路,所述校正电路被构造成基于校正系数来校正所述像素单元内的像素之间的灵敏度差异,其中所述校正系数是基于通过将所述像素单元中的各个像素的像素信号求和而获得的求和信号来计算的,其中所述校正系数是基于通过用所述求和信号除以所述像素单元中的像素数量而获得的像素平均值来计算的,并且其中所述校正系数是利用所述像素平均值与所述像素单元中的各个像素的像素信号之间的比值来计算的。

    摄像元件和电子设备
    2.
    发明公开

    公开(公告)号:CN110708485A

    公开(公告)日:2020-01-17

    申请号:CN201910932222.X

    申请日:2015-05-21

    Applicant: 索尼公司

    Abstract: 摄像元件包括:第一像素,其被配置成输出第一信号;第二像素,其被配置成输出第二信号,所述第二像素被布置成在第一方向上与所述第一像素相邻;第一信号线,其连接至所述第一像素且被配置成传输所述第一信号;第二信号线,其连接至所述第二像素且被配置成传输所述第二信号;屏蔽线,其设置在所述第一信号线与所述第二信号线之间,其中所述第一信号线、所述第二信号线和所述屏蔽线都沿着所述第一方向延伸;以及与所述第一像素和所述第二像素各者对应设置着的电位线,所述电位线连接至所述屏蔽线,且所述电位线沿着与所述第一方向垂直的第二方向延伸,其中,所述屏蔽线和所述电位线的电位是预定电位。本发明能够使用低电力消耗实现速度提高。

    摄像元件和电子设备
    6.
    发明公开

    公开(公告)号:CN110707114A

    公开(公告)日:2020-01-17

    申请号:CN201910932430.X

    申请日:2015-05-21

    Applicant: 索尼公司

    Abstract: 摄像元件包括:包括第一像素和第二像素的多个像素;连接至第一像素的第一信号线;连接至第二像素的第二信号线;连接至第一信号线和第二信号线的比较器。所述比较器包括第一差分对部和第二差分对部。所述第一差分对部包括:连接至所述第一信号线的第一差分晶体管;连接至参考信号生成电路的第二差分晶体管;连接至所述第一差分晶体管的第一选择晶体管;和连接至所述第二差分晶体管的第二选择晶体管。所述第二差分对部包括:连接至所述第二信号线的第三差分晶体管;连接至所述参考信号生成电路的第四差分晶体管;连接至所述第三差分晶体管的第三选择晶体管;和连接至所述第四差分晶体管的第四选择晶体管。本发明使用低电力消耗实现速度提高。

    固体摄像器件、固体摄像器件的信号处理方法和电子装置

    公开(公告)号:CN111430387B

    公开(公告)日:2023-09-19

    申请号:CN201911345650.9

    申请日:2015-08-21

    Applicant: 索尼公司

    Abstract: 本发明涉及固体摄像器件、固体摄像器件的信号处理方法和电子装置。其中,固体摄像器件可包括:像素单元,在所述像素单元中,针对多个像素形成有一个微透镜;以及校正电路,所述校正电路被构造成基于校正系数来校正所述像素单元内的像素之间的灵敏度差异,其中所述校正系数是基于通过将所述像素单元中的各个像素的像素信号求和而获得的求和信号来计算的,其中所述校正系数是基于通过用所述求和信号除以所述像素单元中的像素数量而获得的像素平均值来计算的,并且其中所述校正系数是利用所述像素平均值与所述像素单元中的各个像素的像素信号之间的比值来计算的。

    摄像元件和电子设备
    9.
    发明授权

    公开(公告)号:CN110707114B

    公开(公告)日:2022-11-18

    申请号:CN201910932430.X

    申请日:2015-05-21

    Applicant: 索尼公司

    Abstract: 摄像元件包括:包括第一像素和第二像素的多个像素;连接至第一像素的第一信号线;连接至第二像素的第二信号线;连接至第一信号线和第二信号线的比较器。所述比较器包括第一差分对部和第二差分对部。所述第一差分对部包括:连接至所述第一信号线的第一差分晶体管;连接至参考信号生成电路的第二差分晶体管;连接至所述第一差分晶体管的第一选择晶体管;和连接至所述第二差分晶体管的第二选择晶体管。所述第二差分对部包括:连接至所述第二信号线的第三差分晶体管;连接至所述参考信号生成电路的第四差分晶体管;连接至所述第三差分晶体管的第三选择晶体管;和连接至所述第四差分晶体管的第四选择晶体管。本发明使用低电力消耗实现速度提高。

Patent Agency Ranking