非易失性半导体存储装置

    公开(公告)号:CN1179418C

    公开(公告)日:2004-12-08

    申请号:CN02126534.8

    申请日:2002-07-23

    Abstract: 非易失性半导体存储装置包括:将具有由字节门和控制门控制的第1、第2MONOS存储单元的存储单元在第1以及第2方向上多行多列配置构成的存储单元阵列区域。存储单元阵列区域具有在第2方向分割的多个区段。多个控制门驱动器的每一个可以独立于其他区段设定所对应的一个区段内的第1、第2控制门的电位。多个主比特线的每一个与多个子比特线的每一个的共同连接部位上设置分别选择连接/非连接的多个选择开关元件。

    非易失性半导体存储装置

    公开(公告)号:CN1399342A

    公开(公告)日:2003-02-26

    申请号:CN02126534.8

    申请日:2002-07-23

    Abstract: 非易失性半导体存储装置包括:将具有由字节门和控制门控制的第1、第2MONOS存储单元的存储单元在第1以及第2方向上多行多列配置构成的存储单元阵列区域。存储单元阵列区域具有在第2方向分割的多个区段。多个控制门驱动器的每一个可以独立于其他区段设定所对应的一个区段内的第1、第2控制门的电位。多个主比特线的每一个与多个子比特线的每一个的共同连接部位上设置分别选择连接/非连接的多个选择开关元件。

    非易失性半导体存储装置

    公开(公告)号:CN1269138C

    公开(公告)日:2006-08-09

    申请号:CN02123335.7

    申请日:2002-04-13

    Inventor: 龟井辉彦

    CPC classification number: G11C16/0475 G11C16/0491

    Abstract: 一种非易失性半导体存储装置,具有:存储单元阵列区域、控制栅驱动部。所述存储单元阵列区域具有在所述行方向上分割的若干扇区,所述控制栅驱动部具有分别对应所述若干扇区中的每一个的若干控制栅驱动器;在所述若干扇区的每一个上,都设置有沿所述列方向形成的若干控制栅线,所述控制栅驱动部不通过选通电路,而直接连接到所述若干扇区的每一个扇区内所配置的所述若干控制栅线的每一条上。本发明避免了所选单元中执行编辑或消除时对非所选扇区的单元中的数据的干扰,同时不需要选择选通电路,从而能实现高集成化。

    非易失性半导体存储器件
    10.
    发明授权

    公开(公告)号:CN1231921C

    公开(公告)日:2005-12-14

    申请号:CN02122195.2

    申请日:2002-04-13

    Inventor: 龟井辉彦

    CPC classification number: G11C16/3427 G11C7/18 G11C16/0475 G11C16/0491

    Abstract: 提供一种非易失性半导体存储器件,可避免干扰,并且不需要选择栅区来进行高集成化,能够进行低电压驱动和高速驱动。非易失性半导体存储器件包括沿列、行方向A、B分别排列多个具有字栅和受第1、第2控制栅控制的第1、第2 MONOS存储器单元(108A、108B)的存储器单元(100)的存储器单元阵列区。存储器单元阵列区具有在行方向B上分割的、以列方向A作为纵向方向的多个扇区(0、1、…)。扇区0被分割为8个大块(0~7)。作为扇区(0)的控制栅驱动部,具有8个控制栅(CG)驱动器(300-0~300-7)。各个CG驱动器(300-0~300-7)设定配置于大块(0~7)中相互不同的一个大块中的存储器单元的第1、第2控制栅的电位。

Patent Agency Ranking