-
公开(公告)号:CN102707508A
公开(公告)日:2012-10-03
申请号:CN201210182268.2
申请日:2007-06-22
Applicant: 精工爱普生株式会社
Inventor: 村出正夫
IPC: G02F1/1339 , G02F1/1345
CPC classification number: G02F1/1339 , G02F1/133351 , G02F1/1345 , G02F1/13454 , G02F1/136213 , G02F1/136227 , G02F2001/13456 , G02F2001/13629 , G02F2202/16
Abstract: 本发明的电光装置可进行高质量的图像显示并且小型化。在元件基板(10)上的周边区域中,包括:至少一部分,沿元件基板(10)的至少一边,作为用于取得对向基板(20)及元件基板(10)间的电导通的上下导通部分(116a),而配置于密封区域(52a)形成的上下导通用电极(116);和在对向基板(20)及元件基板(10)间,配置于密封区域(52a),与上下导通部分(116a)电连接并与对向电极(21)电连接,在密封区域(52a)中取得对向基板(20)及元件基板(10)间的上下电导通的上下导通部件(56)。
-
公开(公告)号:CN101093324B
公开(公告)日:2012-07-18
申请号:CN200710112601.1
申请日:2007-06-22
Applicant: 精工爱普生株式会社
Inventor: 村出正夫
IPC: G02F1/1343 , G02F1/1339 , G02F1/133
CPC classification number: G02F1/1339 , G02F1/133351 , G02F1/1345 , G02F1/13454 , G02F1/136213 , G02F1/136227 , G02F2001/13456 , G02F2001/13629 , G02F2202/16
Abstract: 本发明的电光装置可进行高质量的图像显示并且小型化。在元件基板(10)上的周边区域中,包括:至少一部分,沿元件基板(10)的至少一边,作为用于取得对向基板(20)及元件基板(10)间的电导通的上下导通部分(116a),而配置于密封区域(52a)形成的上下导通用电极(116);和在对向基板(20)及元件基板(10)间,配置于密封区域(52a),与上下导通部分(116a)电连接并与对向电极(21)电连接,在密封区域(52a)中取得对向基板(20)及元件基板(10)间的上下电导通的上下导通部件(56)。
-
公开(公告)号:CN100485746C
公开(公告)日:2009-05-06
申请号:CN200510053650.3
申请日:2005-03-09
Applicant: 精工爱普生株式会社
Inventor: 村出正夫
CPC classification number: G09G3/3688 , G09G2310/027 , G09G2310/0297 , G09G2352/00
Abstract: 在本发明中,将把闩锁电路按照多级连接的移位寄存器的输出信号分支为2个分支路径,并且在这些分支路径中分别设置与非电路根据其输出信号,导通取样开关,在数据线(1)中对图像信号进行取样处理。但是,对应于在使通过第1级输出的信号(F1)沿左方向分流的路径上设置的与非电路,以及在使通过最终级输出的信号(F130)沿右方向分流的路径上设置的与非电路,既不设置取样开关,也不设置数据线。由此,可以抑制显示质量的降低现像。
-
公开(公告)号:CN100432760C
公开(公告)日:2008-11-12
申请号:CN200510053788.3
申请日:2005-03-11
Applicant: 精工爱普生株式会社
Inventor: 村出正夫
CPC classification number: G09G3/3688 , G09G2310/027 , G09G2310/0297 , G09G2352/00
Abstract: 本发明提供电光装置和电子设备。其对于与根据通过闩锁电路按多级连接的移位寄存器中的,第1级和最终级输出的信号F1、F174所选择的数据线,以及其所邻接的数据线相对应的像素,作为无效像素区域不显示,由此,抑制显示质量的降低现像。
-
公开(公告)号:CN100394285C
公开(公告)日:2008-06-11
申请号:CN200410046048.2
申请日:2004-06-01
Applicant: 精工爱普生株式会社
Inventor: 村出正夫
IPC: G02F1/1345 , G02F1/1368 , G09F9/30
CPC classification number: H04N9/3105 , G02F1/1345 , G02F1/136213 , G02F1/136286
Abstract: 一种电光装置,在位于上述元件基板上的图像显示区域的周边的周边区域中具备:多个外部电路连接端子;多条主布线,其一端分别连接到该多个外部电路连接端子上;以及周边驱动电路,连接到该主布线的另一端上,用来根据从上述外部电路连接端子经上述主布线供给的电信号驱动上述像素部。而且,上述多条主布线由同一导电膜形成,同时在上述周边区域内对上述多条主布线进行了平面布局,使其相互不交叉。
-
公开(公告)号:CN101093324A
公开(公告)日:2007-12-26
申请号:CN200710112601.1
申请日:2007-06-22
Applicant: 精工爱普生株式会社
Inventor: 村出正夫
IPC: G02F1/1343 , G02F1/1339 , G02F1/133
CPC classification number: G02F1/1339 , G02F1/133351 , G02F1/1345 , G02F1/13454 , G02F1/136213 , G02F1/136227 , G02F2001/13456 , G02F2001/13629 , G02F2202/16
Abstract: 本发明的电光装置可进行高质量的图像显示并且小型化。在元件基板(10)上的周边区域中,包括:至少一部分,沿元件基板(10)的至少一边,作为用于取得对向基板(20)及元件基板(10)间的电导通的上下导通部分(116a),而配置于密封区域(52a)形成的上下导通用电极(116);和在对向基板(20)及元件基板(10)间,配置于密封区域(52a),与上下导通部分(116a)电连接并与对向电极(21)电连接,在密封区域(52a)中取得对向基板(20)及元件基板(10)间的上下电导通的上下导通部件(56)。
-
公开(公告)号:CN101089715A
公开(公告)日:2007-12-19
申请号:CN200710126471.7
申请日:1999-02-09
Applicant: 精工爱普生株式会社
IPC: G02F1/1362 , G02F1/133
Abstract: 在TFT驱动等有源矩阵驱动方式的液晶板中,提供一种即使象素微细化也不会导致加工合格率及象素开孔率降低的液晶板及备有该液晶板的电子设备。使多条数据线(6a)通过接触孔(5)与TFT阵列基板(10)连接,并设有由TFT(30)通过数据线(6a)和扫描线(3a)驱动的多个象素电极(9a)。其特征在于:在用于将TFT(30)的漏区与象素电极(9a)连接的在层间绝缘膜(7)上开孔的接触孔(8)的下方形成加高膜(13a)。
-
公开(公告)号:CN1318888C
公开(公告)日:2007-05-30
申请号:CN200410003580.6
申请日:1998-02-26
Applicant: 精工爱普生株式会社
Inventor: 村出正夫
IPC: G02F1/133 , G02F1/136 , H01L29/786 , G09G3/36 , G03B21/00
CPC classification number: H01L29/78633 , G02F1/133512 , G02F1/13454 , G02F1/136209 , G02F1/136213 , H04N5/7441
Abstract: 本发明的目的是抑制液晶装置和采用该液晶装置的投影装置中由于被偏振片等反射光的影响在象素切换用TFT中产生的漏电流,以便使象素切换用TFT的特性稳定,其技术方案为在液晶装置(100)的液晶装置用基板(300)中至少在象素切换用TFT的沟道区(1C)的下部设置第一遮光膜(7),同时使第一遮光膜(7)沿扫描线(2)延长铺设,并在象素区外侧上与供给恒定电位的恒定电位配线(8)相连,从而使第一遮光膜(7)的电位固定。
-
公开(公告)号:CN1920648A
公开(公告)日:2007-02-28
申请号:CN200610115062.2
申请日:2006-08-23
Applicant: 精工爱普生株式会社
Inventor: 村出正夫
Abstract: 本发明提供液晶装置等电光装置,其中,把控制扫描方向的信号稳定地供给到扫描线驱动电路,防止扫描线驱动电路的误工作。电光装置在基板上具备:多个像素部,布线于排列有该多个像素部的像素区域的多条扫描线和多条数据线,把扫描信号供给到扫描线的扫描线驱动电路。进而,具备基于用来控制扫描线驱动电路以使得对多条扫描线供给扫描信号的顺序为一个顺序的正相方向控制信号,生成用来控制扫描线驱动电路以使之为与一个顺序反相的另一个顺序的反相方向控制信号,把正相方向控制信号和反相方向控制信号供给到前述扫描线驱动电路的反相方向控制信号生成电路。
-
公开(公告)号:CN1294451C
公开(公告)日:2007-01-10
申请号:CN200310122522.0
申请日:1997-10-16
Applicant: 精工爱普生株式会社
Inventor: 村出正夫
IPC: G02F1/136 , H01L29/786
CPC classification number: G02F1/136209
Abstract: 通过在驱动象素的TFT的至少沟道区(1c)的下方设置第1遮光膜(7)和在上方设置第2遮光膜(3)来防止来自上下方向的光对于沟道区(1c)的照射。此外,形成第2遮光膜(3)使其覆盖沟道区(1c)和第1遮光膜(7),使入射光不直接照射到第1遮光膜(7)表面。
-
-
-
-
-
-
-
-
-