一种多位读判决电路、存储器及多位二进制数据读取方法

    公开(公告)号:CN118506819A

    公开(公告)日:2024-08-16

    申请号:CN202410395039.1

    申请日:2024-04-02

    Applicant: 福州大学

    Abstract: 本发明公开了一种多位读判决电路、存储器及多位二进制数据读取方法,所述多位读判决电路包括:多路复用模块,用于对存储列进行选通控制;电压钳位模块,与多路复用模块电连接,电压钳位模块用于读取存储阵列的第一电流信号,将第一电流信号转化为第一转换电压信号进行输出;多位并行比较模块,与电压钳位模块电连接,多位并行比较模块用于接收第一转换电压信号,并按照特定的复制比例关系将第一转换电压信号转化为多路复制电流信号,将多路复制电流信号与多路参考电流信号进行比较,输出比较结果;偏置模块,与电压钳位模块及多位并行比较模块均电连接,偏置模块用于向电压钳位模块提供第一钳位电压信号。采用本发明,避免了复杂参考电流的生成。

    一种双脉冲式数据运算装置及方法

    公开(公告)号:CN118430598A

    公开(公告)日:2024-08-02

    申请号:CN202410395035.3

    申请日:2024-04-02

    Applicant: 福州大学

    Abstract: 本发明公开了一种双脉冲式数据运算装置及方法,所述装置包括:存储模块,包括至少一个由若干存储单元组成的存储阵列,存储单元至少包括选通端口、数据端口、控制端口;双脉冲产生模块,与存储模块电连接,双脉冲产生模块用于产生数据输入脉冲信号与状态切换脉冲信号,并将数据输入脉冲信号与状态切换脉冲信号分别施加在存储单元的数据端口与控制端口;使能控制模块,与存储模块电连接,用于向选通端口输出使能信号,选出指定的存储单元;数据读取模块,与存储模块电连接,数据读取模块用于读取存储单元中的数据;全局控制模块,与双脉冲产生模块、使能控制模块、数据读取模块均电连接。采用本发明,相比于读取式存内计算具有更高的准确性。

Patent Agency Ranking