用于集成接收机的比例式时钟系统及相关方法

    公开(公告)号:CN101002392A

    公开(公告)日:2007-07-18

    申请号:CN200580026449.4

    申请日:2005-06-23

    CPC classification number: H04B1/30

    Abstract: 公开了一种用于集成接收机的比例式时钟系统和相关方法,其能为将数字信号处理(DSP)电路集成到与混频器和LO产生电路相同的集成电路上提供有利的解决方案。产生电路生成振荡信号,其通过第一分频器生成混频器的混频信号,通过第二分频器生成被DSP电路利用的数字时钟信号。这个数字时钟信号也能被集成模数转换电路利用。

    用于集成接收机的比例式时钟系统及相关方法

    公开(公告)号:CN101002392B

    公开(公告)日:2010-05-05

    申请号:CN200580026449.4

    申请日:2005-06-23

    CPC classification number: H04B1/30

    Abstract: 公开了一种用于集成接收机的比例式时钟系统和相关方法,其能为将数字信号处理(DSP)电路集成到与混频器和LO产生电路相同的集成电路上提供有利的解决方案。产生电路生成振荡信号,其通过第一分频器生成混频器的混频信号,通过第二分频器生成被DSP电路利用的数字时钟信号。这个数字时钟信号也能被集成模数转换电路利用。

Patent Agency Ranking