-
公开(公告)号:CN119619622A
公开(公告)日:2025-03-14
申请号:CN202411606970.6
申请日:2024-11-12
Applicant: 电子科技大学
Abstract: 本发明公开了一种基于稀疏傅立叶变换的高精度频率测量方法,首先下发正、反映射参数,然后在FPGA中对采样的被测信号的频谱进行重排,重排后的序列经过窗函数滤波和行降采样的FFT变换,得到频谱数据;接着剔除高能量频点,再对剩余频点进行哈希映射及投票,得到高精度频率信息。
-
公开(公告)号:CN119574945A
公开(公告)日:2025-03-07
申请号:CN202411703020.5
申请日:2024-11-26
Applicant: 电子科技大学
Abstract: 本发明公开了一种智能示波器的异常信号分类方法,先在智能示波器的FPGA中部署门控循环单元网络并离线训练,然后再接入待测试信号后通过ADC采样,并将采样数据存储到FPGA的外部存储器DDR中,最后上位机启动异常分类,下发权重及偏置参数矩阵至门控循环单元网络,然后通过FPGA控制门控循环单元网络对待测试信号实现自动异常分类。
-
公开(公告)号:CN119416117A
公开(公告)日:2025-02-11
申请号:CN202411529231.1
申请日:2024-10-30
Applicant: 电子科技大学
IPC: G06F18/2433 , G01R35/00 , G06F18/213 , G06F18/10
Abstract: 本发明公开了一种智能示波器的偶发异常信号实时捕获方法,首先通过对正常时域信号进行滤波去噪处理和信号分解起始点确定,获得预处理后数据,再利用经验模态分解算法对正常信号进行分解,得到正常信号的IMF分量信号,然后将正常信号的IMF分量信号进行存储;接着获取到当系统没有信号输入时根据非噪声IMF分量重构出正常信号的模板,然后输入待测试信号后,用重构的正常信号对待测试信号计算距离根据两个信号的距离之和进行判断异常,当偏离程度大于软件下发的阈值时,将该段待测试信号实时检测为异常信号。
-
公开(公告)号:CN119357847A
公开(公告)日:2025-01-24
申请号:CN202411457320.X
申请日:2024-10-18
Applicant: 电子科技大学
IPC: G06F18/2431 , G06F18/2415 , G06N3/0442 , G06N3/048 , G06N3/063 , H04L27/00 , G01R13/02
Abstract: 本发明公开了一种智能示波器的信号自动调制分类方法,先在FPGA中部署LSTM神经网络并离线训练,再将采集的调制信号先经混频和低通滤波,得到IQ两路基带信号;将IQ两路基带信号转化为幅度相位数据后逐点输入至LSTM神经网络中实现自动调制分类。
-
公开(公告)号:CN118316448A
公开(公告)日:2024-07-09
申请号:CN202410231506.7
申请日:2024-02-29
Applicant: 电子科技大学
Abstract: 本发明公开了一种基于LUT的ADC积分非线性误差实时校准方法,基于查找表的原理,将误差估计步骤中计算得出的误差编码成为补偿码寄存在RAM当中,以ADC的输出码字作为补偿码的寄存地址,通过在后续逻辑中,将补偿码所对应的实际补偿值补偿到输出码字中,从而达到补偿误差的目的;相较于传统LUT方法无法实现实时处理,本发明会对补偿后数据进行数字加扰,保证在不缺失码字的基础上位宽一致而达到实时处理的目的。
-
公开(公告)号:CN117607775A
公开(公告)日:2024-02-27
申请号:CN202311609679.X
申请日:2023-11-27
Applicant: 电子科技大学
IPC: G01R35/00
Abstract: 本发明公开了一种数字示波器模拟通道直流增益现场校准方法,在模拟通道已有的移位电压调节电路硬件基础上,由微处理器(MCU)控制DAC模块在通道前端产生低频方波电压信号作为校准源,构建基于偏置电压源的移位校准电路,在不同的幅度档位下,先进行数字示波器非现场校准与定标,将标定的数字格式的低频方波信号的幅值存储,然后在到达现场后使用前进行现场校准:读出存储的低频方波信号作为校准源(校准方波信号),对模拟通道直流增益进行现场校准。这样实现模拟通道直流增益的现场校准,减小受现场环境温度变化导致的模拟通道直流增益误差对现场测量的影响。
-
公开(公告)号:CN114338468B
公开(公告)日:2023-04-28
申请号:CN202111610990.7
申请日:2021-12-27
Applicant: 电子科技大学 , 优利德科技(中国)股份有限公司
IPC: H04L43/087
Abstract: 本发明公开了一种在串扰影响下的时钟抖动测量方法,首先将串扰信号XT与时钟信号CLK转换到频域,并进行低通滤波,然后将传输线路视为四端口网络,并计算四端口网络的S参数矩阵,再利用S参数矩阵计算时钟信号的端口传递函数以及串扰信号的端口传递函数,并进行预处理,最后利用叠加边沿法,将输出频域信号傅里叶反变换得到的输出时域信号按周期进行分割,计算每个周期的上升沿时刻,得到时钟信号的抖动峰峰值,或利用阶跃相应法,将串扰信号的单位阶跃响应循环移位并叠加在时钟信号的单位阶跃响应上,计算每次循环移位上升沿过零点的时刻,将最大时刻减去最小时刻,得到时钟信号的抖动峰峰值。本发明不依赖于示波器,克服了示波器底噪的影响对测量带来大的偏差,同时,适用于串扰对时钟造成的抖动测量。
-
-
公开(公告)号:CN113466522B
公开(公告)日:2022-04-19
申请号:CN202110779453.9
申请日:2021-07-09
Applicant: 电子科技大学
IPC: G01R13/02
Abstract: 本发明公开了一种数据采集系统的触发点偏移动态校正方法,通过在FPGA中设计一个计数器,在对采样数据进行时间戳标记的同时打开计数器,当FPGA接收到携带时间戳标记的采样点数据时,计数器停止计数得到计数值,并从屏幕上读出当前计数值下的触发点偏移量,再通过调节触发控制信号的延迟值,使实际触发点回到理想触发点的位置,重复操作得到两组不同数据,并利用两组数据推导出触发信号延迟值与计数读取值的计算公式,此后每次上电,读取计数器的值并带入公式,计算出本次上电的触发控制信号延迟值,将其写入FPGA延迟控制单元,完成触发点随机偏移的动态校正。
-
公开(公告)号:CN113533815A
公开(公告)日:2021-10-22
申请号:CN202110725742.0
申请日:2021-06-29
Applicant: 电子科技大学
Abstract: 本发明公开了一种基于时间戳的多通道采样同步方法,先进行多ADC数据同步,再进行多通道采样同步;在多ADC数据同步时,通过FPGA分三次发送同步脉冲至时钟管理器,分别完成时钟同步、数据传输链路建立和时间戳标记,然后FPGA使用千兆收发器接收多片ADC发送的串行通道数据流转换为并行数据,然后对每通道的并行数据进行调序以及增加动态延迟,最终形成最终的用户数据流;多通道采样同步时,先调节ADC时序,然后测量通道间延迟并校正。
-
-
-
-
-
-
-
-
-