Saved successfully
Save failed
Saved Successfully
Save Failed
公开(公告)号:CN106886242B
公开(公告)日:2018-01-19
申请号:CN201710283124.9
申请日:2017-04-26
Applicant: 电子科技大学
Inventor: 方健 , 陈智昕 , 刘振国 , 冯磊 , 王科竣 , 方舟 , 胡梦莹 , 林巨征 , 张波
IPC: G05F1/56
Abstract: 本发明属于集成电路技术领域,具体的说是涉及一种低压差线性稳压电路。相对于常见的LDO,本发明的方案中采用了以第二PMOS管MP2、第四NMOS管MN4、第五NMOS管MN5、第七NMOS管MN7、第八NMOS管MN8所构成的负反馈环路,使得反馈结构简单,易集成。
公开(公告)号:CN106886242A
公开(公告)日:2017-06-23
CPC classification number: G05F1/56