具有延迟链优化功能的混合型数字脉宽调制器

    公开(公告)号:CN109039312B

    公开(公告)日:2020-03-17

    申请号:CN201810863533.0

    申请日:2018-08-01

    Abstract: 具有延迟链优化功能的混合型数字脉宽调制器,属于电力电子技术领域。粗调模块利用比较器实现比较状态和时钟状态的转换,在比较状态下将计数时钟信号的计数信号和高位信号进行比较,在时钟状态将计数时钟信号进行修正后作为细调模块中校准单元的时序控制;细调模块包括校准单元、校准输出单元、译码器、延迟链和多路复用器,校准单元根据延迟链反馈的延迟信号作为校准信号产生校准码,再通过译码器将校准码译码后控制延迟链的路径,最后由多路复用器根据低位信号选择延迟链的对应输出作为细调模块的输出信号;数字逻辑模块根据粗调模块和细调模块的输出信号产生脉宽调制信号。本发明优化了延迟时间,能够得到更高精度的脉宽调制信号。

    一种具有宽输入范围的降压电路

    公开(公告)号:CN108549455A

    公开(公告)日:2018-09-18

    申请号:CN201810554987.X

    申请日:2018-06-01

    Abstract: 一种具有宽输入范围的降压电路,属于电力电子技术领域。包括基准电路、降压调整电路和反馈控制电路,基准电路利用工作在亚阈区的第一PMOS管和第二PMOS管产生稳定的内部电压;降压调整电路用于将宽范围的外界输入电压降低到稳定的输出电压;反馈控制电路通过基准电路对输出电压进行采样,并与降压调整电路连接成环,形成稳定的负反馈结构。本发明提出的降压结构适用于宽电压输入范围,可以实现在简单的降压电路结构下,对较高且变化的输入电压进行降压、稳压处理,产生不受输入电压影响的恒定输出电压;而且本发明不含双极型晶体管,适用于某些特定工艺与特殊应用场合,适用性强,版图面积较小。

    适用于峰值电流模DC-DC变换器的自适应瞬态响应优化电路

    公开(公告)号:CN110277915A

    公开(公告)日:2019-09-24

    申请号:CN201910687169.1

    申请日:2019-07-29

    Abstract: 适用于峰值电流模DC-DC变换器的自适应瞬态响应优化电路,属于电子电路技术领域。本发明根据峰值电流模DC-DC变换器的反馈电压与基准电压的实际情况自适应调控输出的瞬态增强电流信号的大小及方向,并将产生的电流信号与电感电流采样信号和斜坡补偿信号相叠加,通过电阻转化为电压信号之后输入至PWM比较器正输入端,从大信号的角度加快了原有系统环路在负载阶跃时的调整速度,优化了系统的瞬态响应。本发明相对于传统的瞬态响应优化电路,可以自适应地提供与输出电压变化相关的瞬态增强电流信号,有着噪声小和系统更加稳定的特点,并且可以有效提高系统瞬态响应速度。

    一种片外可调的弛张型压控振荡器电路

    公开(公告)号:CN108832896A

    公开(公告)日:2018-11-16

    申请号:CN201810659514.6

    申请日:2018-06-25

    Abstract: 一种片外可调的弛张型压控振荡器电路,属于电力电子技术领域。包括电流产生单元、尖峰吸收单元、振荡与补偿单元和输出缓冲单元,电流产生单元产生的电流用来对振荡与补偿单元中的电容充放电,并且该电流可以通过片外给定的片外可调电压来控制;振荡与补偿单元用于根据电容充放电来产生振荡信号,利用电流产生单元产生的电流控制振荡信号的频率,并且能够通过补偿使得振荡信号的振荡频率的可调性提高;尖峰吸收单元用于消除充放电状态切换时由于寄生电容产生的电压尖峰,提高噪声抑制能力;输出缓冲单元主要是用于对输出的振荡信号的整型,可以去除输出信号的毛刺,使得输出振荡信号更加理想。

    一种适用于不同开关频率的高线性度混合数字脉宽调制器

    公开(公告)号:CN109088623B

    公开(公告)日:2020-03-17

    申请号:CN201810863531.1

    申请日:2018-08-01

    Abstract: 一种适用于不同开关频率的高线性度混合数字脉宽调制器,属于电力电子技术领域。包括精度选择模块、粗调模块、细调模块和数字逻辑模块,粗调模块用于产生计数信号,计数信号的高x位作为频率检测信号,精度选择模块根据频率检测信号将脉宽控制信号分为高位信号和低位信号,并通过调节高位信号和低位信号的位数调整粗调和细调的精度;随后将高位信号输入到粗调模块与计数信号进行比较得到粗调信号,低位信号输入到细调模块进行细调得到细调信号,最后利用数字逻辑模块根据粗调信号和细调信号产生脉宽调制信号作为混合型数字脉宽调制器的输出信号。本发明可以适用于不同开关频率,具有线性度高、精度高、面积功耗小等特点。

    一种适用于Boost变换器的反流比较器

    公开(公告)号:CN110277914A

    公开(公告)日:2019-09-24

    申请号:CN201910652691.6

    申请日:2019-07-19

    Abstract: 一种适用于Boost变换器的反流比较器,包括反流信号产生模块和反流信号锁存模块,反流信号产生模块用于在同步整流管开启时比较开关功率管与同步整流管的共漏端电压和Boost变换器的输出电压并产生反流信号;反流信号锁存模块中,将Boost变换器的时钟信号一方面经过延时单元后连接第二与门的第一输入端,另一方面连接第二与门的第二输入端;第一NMOS管的栅极连接第二与门的输出端,漏极连接第一PMOS管的漏极和第二PMOS管的栅极,源极连接第二NMOS管的源极并接地;第二NMOS管的栅极连接反流信号,漏极连接第一PMOS管的栅极和第二PMOS管的漏极并通过第二反相器后连接反流比较器的输出端;第一PMOS管和第二PMOS管的源极连接电源电压。本发明具有高效、稳定、成本低、功耗低的优点。

    一种片外可调的弛张型压控振荡器电路

    公开(公告)号:CN108832896B

    公开(公告)日:2021-04-02

    申请号:CN201810659514.6

    申请日:2018-06-25

    Abstract: 一种片外可调的弛张型压控振荡器电路,属于电力电子技术领域。包括电流产生单元、尖峰吸收单元、振荡与补偿单元和输出缓冲单元,电流产生单元产生的电流用来对振荡与补偿单元中的电容充放电,并且该电流可以通过片外给定的片外可调电压来控制;振荡与补偿单元用于根据电容充放电来产生振荡信号,利用电流产生单元产生的电流控制振荡信号的频率,并且能够通过补偿使得振荡信号的振荡频率的可调性提高;尖峰吸收单元用于消除充放电状态切换时由于寄生电容产生的电压尖峰,提高噪声抑制能力;输出缓冲单元主要是用于对输出的振荡信号的整型,可以去除输出信号的毛刺,使得输出振荡信号更加理想。

    适用于峰值电流模式DC-DC变换器的自适应瞬态响应优化电路

    公开(公告)号:CN110277915B

    公开(公告)日:2020-11-13

    申请号:CN201910687169.1

    申请日:2019-07-29

    Abstract: 适用于峰值电流模式DC‑DC变换器的自适应瞬态响应优化电路,属于电子电路技术领域。本发明根据峰值电流模式DC‑DC变换器的反馈电压与基准电压的实际情况自适应调控输出的瞬态增强电流信号的大小及方向,并将产生的电流信号与电感电流采样信号和斜坡补偿信号相叠加,通过电阻转化为电压信号之后输入至PWM比较器正输入端,从大信号的角度加快了原有系统环路在负载阶跃时的调整速度,优化了系统的瞬态响应。本发明相对于传统的瞬态响应优化电路,可以自适应地提供与输出电压变化相关的瞬态增强电流信号,有着噪声小和系统更加稳定的特点,并且可以有效提高系统瞬态响应速度。

    具有延迟链优化功能的混合型数字脉宽调制器

    公开(公告)号:CN109039312A

    公开(公告)日:2018-12-18

    申请号:CN201810863533.0

    申请日:2018-08-01

    Abstract: 具有延迟链优化功能的混合型数字脉宽调制器,属于电力电子技术领域。粗调模块利用比较器实现比较状态和时钟状态的转换,在比较状态下将计数时钟信号的计数信号和高位信号进行比较,在时钟状态将计数时钟信号进行修正后作为细调模块中校准单元的时序控制;细调模块包括校准单元、校准输出单元、译码器、延迟链和多路复用器,校准单元根据延迟链反馈的延迟信号作为校准信号产生校准码,再通过译码器将校准码译码后控制延迟链的路径,最后由多路复用器根据低位信号选择延迟链的对应输出作为细调模块的输出信号;数字逻辑模块根据粗调模块和细调模块的输出信号产生脉宽调制信号。本发明优化了延迟时间,能够得到更高精度的脉宽调制信号。

    一种适用于Boost变换器的反流比较器

    公开(公告)号:CN110277914B

    公开(公告)日:2020-11-27

    申请号:CN201910652691.6

    申请日:2019-07-19

    Abstract: 一种适用于Boost变换器的反流比较器,包括反流信号产生模块和反流信号锁存模块,反流信号产生模块用于在同步整流管开启时比较开关功率管与同步整流管的共漏端电压和Boost变换器的输出电压并产生反流信号;反流信号锁存模块中,将Boost变换器的时钟信号一方面经过延时单元后连接第二与门的第一输入端,另一方面连接第二与门的第二输入端;第一NMOS管的栅极连接第二与门的输出端,漏极连接第一PMOS管的漏极和第二PMOS管的栅极,源极连接第二NMOS管的源极并接地;第二NMOS管的栅极连接反流信号,漏极连接第一PMOS管的栅极和第二PMOS管的漏极并通过第二反相器后连接反流比较器的输出端;第一PMOS管和第二PMOS管的源极连接电源电压。本发明具有高效、稳定、成本低、功耗低的优点。

Patent Agency Ranking