一种适用于示波器快速时基挡位的傅里叶插值方法

    公开(公告)号:CN116800271B

    公开(公告)日:2025-04-25

    申请号:CN202310725703.X

    申请日:2023-06-19

    Abstract: 本发明公开了一种适用于示波器快速时基挡位的傅里叶插值方法,首先采用将采样数据流x(n)分为主路径和从路径,从路径延迟N/2个有效数据启动,将主/从路径插值结果误差较小部分即中间部分所对应的插值结果进行交替拼合而将其余数据点直接丢弃,减少非周期截断导致的频谱泄露所导致的数据误差。同时,本发明按插值倍数8*2k对高频部分进行补零处理,并对主/从路径的插值结果中间部分选取和拼接处理后的拼接结果进行滑动平均抽点,得到与示波器插值倍数L对应的插值结果yL(n),从而在实现ADC实时采样率Fs小于显示采样率Fx时的波形有效显示的同时,降低非2M IFFT变换长度以及非周期截断导致的频谱泄漏而引起数据误差。

    一种适用于示波器快速时基挡位的傅里叶插值方法

    公开(公告)号:CN116800271A

    公开(公告)日:2023-09-22

    申请号:CN202310725703.X

    申请日:2023-06-19

    Abstract: 本发明公开了一种适用于示波器快速时基挡位的傅里叶插值方法,首先采用将采样数据流x(n)分为主路径和从路径,从路径延迟N/2个有效数据启动,将主/从路径插值结果误差较小部分即中间部分所对应的插值结果进行交替拼合而将其余数据点直接丢弃,减少非周期截断导致的频谱泄露所导致的数据误差。同时,本发明按插值倍数8*2k对高频部分进行补零处理,并对主/从路径的插值结果中间部分选取和拼接处理后的拼接结果进行滑动平均抽点,得到与示波器插值倍数L对应的插值结果yL(n),从而在实现ADC实时采样率Fs小于显示采样率Fx时的波形有效显示的同时,降低非2M IFFT变换长度以及非周期截断导致的频谱泄漏而引起数据误差。

Patent Agency Ranking