基于比特交织编码调制系统的映射器及其映射方法

    公开(公告)号:CN101453221B

    公开(公告)日:2012-02-08

    申请号:CN200810232448.0

    申请日:2008-11-28

    Abstract: 本发明公开了一种基于比特交织编码调制系统的映射器及映射方法,主要解决现有编码调制系统谱效率低和误码率高的问题。该映射器采用组间基于近似高斯分布,组内基于汉明距离最小规则的结构。对于将32个信息符号映射到16-QAM星座上的方法,映射步骤为:1)将输入的比特序列以5比特对应一个信息符号;2)将不同的信息符号分组,并将各组分别映射到星座图上与原点欧氏距离不同的星座点上;3)在星座图的每个象限内信息符号的前两位比特均设置为相同,并保证每一个星座点对应的不同符号的后三位比特的不同个数为1或2;4)将所有的信息比特序列映射到选定的星座图上转化为符号序列。本发明具有谱效率高,误码率低的优点,可用于解调、译码联合迭代系统的数据传输。

    一种采用伪随机序列的新型信息传输方法

    公开(公告)号:CN109714131A

    公开(公告)日:2019-05-03

    申请号:CN201811651862.5

    申请日:2018-12-31

    Abstract: 本发明公开了一种采用伪随机序列的新型信息传输方法。其核心是采用伪随机序列进行编码,并采取了一种基于滑窗与二次相关的同步方案用于同步。整个传输方案包括信道编码、同步组帧、脉冲成型、上采样、上变频、下变频、下采样、匹配滤波、解同步和译码共10个步骤。信道编码步骤采用伪随机序列进行编码,编码后可以用任意大于其本原多项式阶数的比特数作为信息进行传送,并能保证接收端进行准确译码。

    基于比特交织编码调制系统的映射器及其映射方法

    公开(公告)号:CN101453221A

    公开(公告)日:2009-06-10

    申请号:CN200810232448.0

    申请日:2008-11-28

    Abstract: 本发明公开了一种基于比特交织编码调制系统的映射器及映射方法,主要解决现有编码调制系统谱效率低和误码率高的问题。该映射器采用组间基于近似高斯分布,组内基于汉明距离最小规则的结构。对于将32个信息符号映射到16-QAM星座上的方法,映射步骤为:1)将输入的比特序列以5比特对应一个信息符号;2)将不同的信息符号分组,并将各组分别映射到星座图上与原点欧氏距离不同的星座点上;3)在星座图的每个象限内信息符号的前两位比特均设置为相同,并保证每一个星座点对应的不同符号的后三位比特的不同个数为1或2;4)将所有的信息比特序列映射到选定的星座图上转化为符号序列。本发明具有谱效率高,误码率低的优点,可用于解调、译码联合迭代系统的数据传输。

    一种采用伪随机序列的新型信息传输方法

    公开(公告)号:CN109714131B

    公开(公告)日:2020-05-12

    申请号:CN201811651862.5

    申请日:2018-12-31

    Abstract: 本发明公开了一种采用伪随机序列的新型信息传输方法。其核心是采用伪随机序列进行编码,并采取了一种基于滑窗与二次相关的同步方案用于同步。整个传输方案包括信道编码、同步组帧、脉冲成型、上采样、上变频、下变频、下采样、匹配滤波、解同步和译码共10个步骤。信道编码步骤采用伪随机序列进行编码,编码后可以用任意大于其本原多项式阶数的比特数作为信息进行传送,并能保证接收端进行准确译码。

    一种基于滑窗的二次相关帧同步方法

    公开(公告)号:CN109714146A

    公开(公告)日:2019-05-03

    申请号:CN201811651860.6

    申请日:2018-12-31

    Abstract: 本发明公开了一种基于滑窗的二次相关帧同步方法,包括:发送端经编码、组帧、脉冲成型以及BPSK调制后连续发出多帧数据;对接收的数据经下变频后对信号进行高倍采样与数字匹配滤波,然后按采样倍数对信号进行串并转换,得到多路并行信号;通过滑动窗,将多路并行信号的每一路与本地巴克码做非周期相关运算,得到多个非周期相关值,形成一系列非周期相关值矩阵;通过滑动窗,将多路并行信号的每一路的每一个非周期相关值与本地优选码做相关运算,形成一系列周期相关值矩阵;通过对一系列周期相关值矩阵的值进行比较与判决,实现帧同步检测。本发明采样“先帧同步后位同步”的同步工作机制,提高了同步性能。

    基于非规则比特级缩短的多元码速率兼容方法

    公开(公告)号:CN101547061B

    公开(公告)日:2012-01-04

    申请号:CN200910022285.8

    申请日:2009-04-30

    Abstract: 本发明公开了一种基于非规则比特级缩短的多元码速率兼容方法,主要解决现有符号级缩短方法生成的速率兼容码误码率性能不佳的问题。其步骤为:1)依据目标码率,计算需要删除的信息比特个数;2)将基于GF(2m)的校验矩阵H转化为对应的二进制等价矩阵HB;3)计算二进制等价矩阵HB的度分布,将所有列按照有效列重从小到大的次序进行排序;4)选择对有效列重小的列所对应的比特进行删除操作,并相应标记;5)重复操作步骤3~4,直至符合删除比特的个数Ks,达到目标码率。本发明具有比传统方法生成的速率兼容码误码率低的优点,可用于各种需要降低码率的通信系统。

    一种基于滑窗的二次相关帧同步方法

    公开(公告)号:CN109714146B

    公开(公告)日:2020-05-12

    申请号:CN201811651860.6

    申请日:2018-12-31

    Abstract: 本发明公开了一种基于滑窗的二次相关帧同步方法,包括:发送端经编码、组帧、脉冲成型以及BPSK调制后连续发出多帧数据;对接收的数据经下变频后对信号进行高倍采样与数字匹配滤波,然后按采样倍数对信号进行串并转换,得到多路并行信号;通过滑动窗,将多路并行信号的每一路与本地巴克码做非周期相关运算,得到多个非周期相关值,形成一系列非周期相关值矩阵;通过滑动窗,将多路并行信号的每一路的每一个非周期相关值与本地优选码做相关运算,形成一系列周期相关值矩阵;通过对一系列周期相关值矩阵的值进行比较与判决,实现帧同步检测。本发明采样“先帧同步后位同步”的同步工作机制,提高了同步性能。

    一种新型的m序列截段纠错码的校验矩阵扩展方法

    公开(公告)号:CN109728825A

    公开(公告)日:2019-05-07

    申请号:CN201811651864.4

    申请日:2018-12-31

    Abstract: 本发明公开了一种新型的m序列截段纠错码的校验矩阵扩展方法,包括步骤:编码步骤:选择特定的本原多项式,生成截段m序列码码字,进入代数关系转换步骤;代数关系转换步骤:拓展本原多项式,在其基础上拓展出校验多项式,将校验多项式转化成校验方程组的形式;进入校验矩阵步骤;校验矩阵步骤:将校验方程组转化为多项式校验矩阵,将所有多项式校验矩阵组合为扩展的校验矩阵,进入译码步骤;译码步骤:将扩展的校验矩阵作为BP译码的校验矩阵,使用BP译码算法对加入噪声的截段m序列码进行译码。本发明通过扩展截段m序列码的校验矩阵,使截段m序列码能在极低信噪比下工作。

    基于非规则比特级缩短的多元码速率兼容方法

    公开(公告)号:CN101547061A

    公开(公告)日:2009-09-30

    申请号:CN200910022285.8

    申请日:2009-04-30

    Abstract: 本发明公开了一种基于非规则比特级缩短的多元码速率兼容方法,主要解决现有符号级缩短方法生成的速率兼容码误码率性能不佳的问题。其步骤为:1)依据目标码率,计算需要删除的信息比特个数;2)将基于GF(2m)的校验矩阵H转化为对应的二进制等价矩阵HB;3)计算二进制等价矩阵HB的度分布,将所有列按照有效列重从小到大的次序进行排序;4)选择对有效列重小的列所对应的比特进行删除操作,并相应标记;5)重复操作步骤3~4,直至符合删除比特的个数Ks,达到目标码率。本发明具有比传统方法生成的速率兼容码误码率低的优点,可用于各种需要降低码率的通信系统。

Patent Agency Ranking