一种高电源抑制比低压差线性稳压器电路

    公开(公告)号:CN116301163B

    公开(公告)日:2023-12-05

    申请号:CN202310333871.4

    申请日:2023-03-31

    Abstract: 该发明公开了一种低压差线性稳压器电路,属于低压差线性稳压器(LDO)领域。LDO工作时,误差放大器其中一个输入端连接在稳定的参考电压上,反馈电阻采集输出电压,将输出电压分压后的电压连接到误差放大器的另一个输入端,误差放大器放大参考电压和反馈电压之间的误差信号,调整PMOS输出功率管的栅电压,控制功率管上的压降,从而稳定输出电压。本发明采用单级折叠式共源共栅结构作为误差放大器,保证了较高环路增益的同时也易于补偿。与传统低压差线性稳压器相比较,本发明提出的电路提高了电源抑制性能,并且在不同负载电流条件下,都能达到较高的电源抑制比。

    一种高电源抑制比低压差线性稳压器电路

    公开(公告)号:CN116301163A

    公开(公告)日:2023-06-23

    申请号:CN202310333871.4

    申请日:2023-03-31

    Abstract: 该发明公开了一种低压差线性稳压器电路,属于低压差线性稳压器(LDO)领域。LDO工作时,误差放大器其中一个输入端连接在稳定的参考电压上,反馈电阻采集输出电压,将输出电压分压后的电压连接到误差放大器的另一个输入端,误差放大器放大参考电压和反馈电压之间的误差信号,调整PMOS输出功率管的栅电压,控制功率管上的压降,从而稳定输出电压。本发明采用单级折叠式共源共栅结构作为误差放大器,保证了较高环路增益的同时也易于补偿。与传统低压差线性稳压器相比较,本发明提出的电路提高了电源抑制性能,并且在不同负载电流条件下,都能达到较高的电源抑制比。

Patent Agency Ranking