-
公开(公告)号:CN106936421B
公开(公告)日:2020-09-01
申请号:CN201710147817.5
申请日:2011-12-29
Applicant: 瑞萨电子株式会社
IPC: H03K19/00 , H03K19/096
Abstract: 在半导体装置(1)中设置了的接口电路(5)根据时钟信号(CK)向外部存储器装置(2)供给动作时钟,从外部存储器装置(2)接收数据信号(DQ)以及选通信号(DQS)。接口电路(5)包括使所接收的选通信号(DQS)延迟的延迟电路(25)。延迟电路(25)包括第1调整电路(26)、和与第1调整电路(26)串联地连接了的第2调整电路(27)。第1调整电路(26)能够按照与时钟信号(CK)的设定频率对应的多个阶段,调整选通信号(DQS)的延迟量。第2调整电路(27)能够以比第1调整电路(26)细的精度,调整选通信号(DQS)的延迟量。
-
公开(公告)号:CN104012002B
公开(公告)日:2017-04-12
申请号:CN201180076035.8
申请日:2011-12-29
Applicant: 瑞萨电子株式会社
CPC classification number: G11C11/4076 , G06F13/1689 , G11C7/1066 , G11C7/1093 , G11C7/222 , G11C11/4093 , G11C29/023 , G11C29/028 , H03K5/159 , H03K19/0016 , H03K19/096
Abstract: 在半导体装置(1)中设置了的接口电路(5)根据时钟信号(CK)向外部存储器装置(2)供给动作时钟,从外部存储器装置(2)接收数据信号(DQ)以及选通信号(DQS)。接口电路(5)包括使所接收的选通信号(DQS)延迟的延迟电路(25)。延迟电路(25)包括第1调整电路(26)、和与第1调整电路(26)串联地连接了的第2调整电路(27)。第1调整电路(26)能够按照与时钟信号(CK)的设定频率对应的多个阶段,调整选通信号(DQS)的延迟量。第2调整电路(27)能够以比第1调整电路(26)细的精度,调整选通信号(DQS)的延迟量。
-
公开(公告)号:CN104012002A
公开(公告)日:2014-08-27
申请号:CN201180076035.8
申请日:2011-12-29
Applicant: 瑞萨电子株式会社
CPC classification number: G11C11/4076 , G06F13/1689 , G11C7/1066 , G11C7/1093 , G11C7/222 , G11C11/4093 , G11C29/023 , G11C29/028 , H03K5/159 , H03K19/0016 , H03K19/096
Abstract: 在半导体装置(1)中设置了的接口电路(5)根据时钟信号(CK)向外部存储器装置(2)供给动作时钟,从外部存储器装置(2)接收数据信号(DQ)以及选通信号(DQS)。接口电路(5)包括使所接收的选通信号(DQS)延迟的延迟电路(25)。延迟电路(25)包括第1调整电路(26)、和与第1调整电路(26)串联地连接了的第2调整电路(27)。第1调整电路(26)能够按照与时钟信号(CK)的设定频率对应的多个阶段,调整选通信号(DQS)的延迟量。第2调整电路(27)能够以比第1调整电路(26)细的精度,调整选通信号(DQS)的延迟量。
-
公开(公告)号:CN106936421A
公开(公告)日:2017-07-07
申请号:CN201710147817.5
申请日:2011-12-29
Applicant: 瑞萨电子株式会社
IPC: H03K19/00 , H03K19/096
Abstract: 在半导体装置(1)中设置了的接口电路(5)根据时钟信号(CK)向外部存储器装置(2)供给动作时钟,从外部存储器装置(2)接收数据信号(DQ)以及选通信号(DQS)。接口电路(5)包括使所接收的选通信号(DQS)延迟的延迟电路(25)。延迟电路(25)包括第1调整电路(26)、和与第1调整电路(26)串联地连接了的第2调整电路(27)。第1调整电路(26)能够按照与时钟信号(CK)的设定频率对应的多个阶段,调整选通信号(DQS)的延迟量。第2调整电路(27)能够以比第1调整电路(26)细的精度,调整选通信号(DQS)的延迟量。
-
-
-