一种多步递推编码器逻辑电路设计方法及装置

    公开(公告)号:CN114465626B

    公开(公告)日:2025-03-11

    申请号:CN202111683691.6

    申请日:2021-12-29

    Abstract: 本发明涉及一种多步递推编码器逻辑电路设计方法及装置,其特征在于,所述多步递推RS编码器的逻辑电路用于实现k步并行的编码方式,所述设计方法包括步骤:用第一公式表示第n个校验元寄存器Rn在第k个时钟周期后的值Rn(k);所述第一公式为:Rn(k)=Rn‑1(k‑1)+[R2t‑1(k‑1)+dk‑1]·gn(n≥1),其中n=0、1、…2t‑1,t为最大纠错码元数,k为递推步数,dk表示第k个输入所述多步递推RS编码器的数据,gn为第n个乘法器的常系数;根据所述第一公式提前计算出由gn构成的k×k常数矩阵,并以此确定所述多步递推RS编码器的逻辑电路。本发明用于减少编码所需的迭代周期,提高编码速度。

    一种自适应的数据流量均匀化处理方法及系统

    公开(公告)号:CN112994825B

    公开(公告)日:2022-07-15

    申请号:CN201911275450.0

    申请日:2019-12-12

    Inventor: 汤岚 黄正 刘福

    Abstract: 本发明公开了一种自适应的数据流量均匀化处理方法及系统,涉及光传送网络通信技术领域。该方法包括:缓存输入数据帧;采用Delta‑Sigma算法,通过对实际调整步长进行累加,计算出实际累加值,该实际调整步长根据输入时钟频率、输出时钟频率以及FIFO读计数计算得到;并根据计算的实际累加值产生相应进位标识,用产生的相应进位标识控制FIFO读出数据帧使其数据流量均匀。本发明不但可以自适应地对FIFO输出数据流量进行均匀化处理,使得下游模块能够根据输出数据帧进行时钟恢复,而且处理效率高,实时性强,满足了实际应用需求。

    时延补偿值计算方法及装置

    公开(公告)号:CN114513196A

    公开(公告)日:2022-05-17

    申请号:CN202210050098.6

    申请日:2022-01-17

    Inventor: 张炜 刘福

    Abstract: 本发明提供一种时延补偿值计算方法及装置。该方法包括:当收到近端设备发送的第一触发脉冲时,控制时钟计数器开启计数,所述时钟计数器的初始计数值为零,每经过一个时钟周期时钟计数器的计数值加一;当向近端设备发送第二触发脉冲时,读取时钟计数器的计数值;计算第一触发脉冲和第二触发脉冲的相位差值;根据所述时钟周期、所述时钟计数器的计数值以及所述相位差值计算得到时延补偿值。通过本发明,可对远端设备进行环回处理产生的时延进行精确测量,从而得到高精度的时延补偿值。

    一种在OTN设备间实现1588时间同步的系统及方法

    公开(公告)号:CN107070576A

    公开(公告)日:2017-08-18

    申请号:CN201710154138.0

    申请日:2017-03-15

    Inventor: 刘福 李正辉

    CPC classification number: H04J3/0661 H04J3/0682

    Abstract: 本发明涉及网络通信领域,公开了一种在OTN设备间实现1588时间同步的系统,包括发送端和接收端,发送端包括相连的时间报文发送打时戳装置和OTN开销帧组帧装置,接收端包括相连的OTN开销帧解帧装置和时间报文接收打时戳装置,其中,两OTN设备内均设有发送端和接收端,且一OTN设备中发送端的OTN开销帧组帧装置与另一OTN设备中接收端的OTN开销帧解帧装置相连。本发明还公开了一种在OTN设备间实现1588时间同步的方法。本发明能够使两OTN设备间进行时间同步报文的交互。

    FPGA内以太网数据帧的缓存与转发的方法及装置

    公开(公告)号:CN104199783B

    公开(公告)日:2017-06-20

    申请号:CN201410469854.4

    申请日:2014-09-15

    Inventor: 刘福 刘超

    Abstract: 本发明公开了一种FPGA内以太网数据帧的缓存与转发的方法及装置,该方法是按最小以太网数据帧包长,将数据帧缓存存储单元等深度划分成若干小颗粒数据帧存储单元;将以太网数据帧按起始小颗粒数据帧存储单元RAM(n)的0x0地址存储其标识符、0x1和0x2地址存储其末字节所在小颗粒数据帧存储单元RAM(n+m)的序号和地址以及0x3地址开始依次存储数据帧净负荷字节的格式写入数据帧缓存存储单元;从当前起始小颗粒数据帧存储单元RAM(n)的0x3地址开始依次读取已缓存数据帧净负荷字节,直至小颗粒数据帧存储单元RAM(n+m)内末字节地址,并将序号n+m加1,读取下一个数据帧。本发明实现了以太网数据帧的缓存与转发,提高了FPGA内RAM的利用率,保证了缓存与转发时整个结构的稳定性。

    一种OTN中实现GMP映射的方法及系统

    公开(公告)号:CN114826476B

    公开(公告)日:2024-07-12

    申请号:CN202210307280.5

    申请日:2022-03-25

    Inventor: 黄正 刘福

    Abstract: 一种OTN中实现GMP映射的方法,涉及GMP(通用映射规程)映射领域,方法包括:通过FIFO缓存模块缓存客户侧的数据,通过承载侧时钟采样客户侧时钟,得到两个otn_fp信号之间的业务时钟采样个数N;根据业务时钟采样个数N和otn_fp信号计算GMP开销中的Cm和ΣCnD值;根据Cm值产生承载侧读使能信号给FIFO缓存模块,从FIFO缓存模块读取数据,填充在OTN帧的净荷区域,加上OTN帧规定的开销,完成OTN成帧。本发明降低业务的传输时延,不需要占用OTN的保留开销,可以与别的厂家设备对通,并能满足CPRI业务指标的苛刻要求。

    多通道模式下逻辑通道对齐方法及系统

    公开(公告)号:CN109861807A

    公开(公告)日:2019-06-07

    申请号:CN201910151655.1

    申请日:2019-02-28

    Inventor: 李娜 刘福 谢秋红

    Abstract: 本发明公开了一种多通道模式下逻辑通道对齐方法及系统,涉及通信技术领域,多通道模式下逻辑通道对齐方法包括以下步骤:计算目标逻辑通道相对于参考逻辑通道的延时偏差数值P;将目标逻辑通道和参考逻辑通道同一时刻的数据分别写入不同RAM的同一地址;当参考逻辑通道的写入地址在最大延时偏差值时,参考逻辑通道从对应RAM的/0地址开始读取数据,目标逻辑通道根据P从对应RAM的相应地址开始读取数据。本发明中的多通道模式下逻辑通道对齐方法,其能消除多通道数据在线路上传输延时不一致而产生的偏移。

    一种在OTN设备间实现1588时间同步的系统及方法

    公开(公告)号:CN107070576B

    公开(公告)日:2019-03-01

    申请号:CN201710154138.0

    申请日:2017-03-15

    Inventor: 刘福 李正辉

    Abstract: 本发明涉及网络通信领域,公开了一种在OTN设备间实现1588时间同步的系统,包括发送端和接收端,发送端包括相连的时间报文发送打时戳装置和OTN开销帧组帧装置,接收端包括相连的OTN开销帧解帧装置和时间报文接收打时戳装置,其中,两OTN设备内均设有发送端和接收端,且一OTN设备中发送端的OTN开销帧组帧装置与另一OTN设备中接收端的OTN开销帧解帧装置相连。本发明还公开了一种在OTN设备间实现1588时间同步的方法。本发明能够使两OTN设备间进行时间同步报文的交互。

Patent Agency Ranking