HPLC-HRF双发双收双通道通信交互方法

    公开(公告)号:CN116634307A

    公开(公告)日:2023-08-22

    申请号:CN202310875247.7

    申请日:2023-07-17

    Abstract: 本发明公开了一种HPLC‑HRF双发双收双通道通信交互方法,涉及低压用电集抄领域。方法包括:主站与主节点通讯连接;主节点和各站点的实体均为HPLC‑HRF双发双收双通道通信模块,主节点与各站点通过两种通道模式同时通讯连接;主节点根据主站下发的任务确立各站点的通道组态及工作状态,形成最优的精准交互路径,然后通过该交互路径完成主站下发的任务。本发明采用双通道组网模式,二者互为备选交互路径,从而解决组网过程中的网络孤点及组网不稳定的问题,并且通信速率更高,稳定性和抗干扰能力更强,同时还能有效释放通信信道资源,减缓网络冲突域,提高主节点和站点间的交互效率,降低能源消耗,创新助力双碳目标。

    一种基于时间的4G通信加密算法

    公开(公告)号:CN111711949A

    公开(公告)日:2020-09-25

    申请号:CN202010510305.2

    申请日:2020-06-08

    Abstract: 本发明公开了一种基于时间的4G通信加密算法,具体方法为:每次主站与终端在交互需要加密的报文前,主站与终端之间先进行校时;主站和终端记录有效校时时刻,并分别基于有效校时时刻获取相同的时间信息;主站和终端分别将该时间信息作为本次交互任务中的认证标识;加密交互时,发送方将上述认证标识与原始报文一起组成待发送报文,然后加密发送;接收方收到报文后,解析出报文中的认证标识,核对报文中的认证标识与本地记录的认证标识是否一致,从而判断出接收到的报文是否有效。本方法可解决对当前交互任务的重复、无效、伪报文操作等问题,提高交互效率,实现数据安全可靠传输。

    用电采集终端和电能表的DCDC芯片软起延时电路

    公开(公告)号:CN119727353A

    公开(公告)日:2025-03-28

    申请号:CN202411913580.3

    申请日:2024-12-24

    Abstract: 本发明公开了一种用电采集终端和电能表的DCDC芯片软起延时电路,DCDC芯片位于转换模块中,转换模块还包括电感L1和电容C1;DCDC芯片软起延时电路还包括延时模块,延时模块包括电阻R3、电阻R4、电租R5、电容C2和二极管V1。本发明通过电容C2增大反馈端VFB的影响量,使芯片在输出电压未达到设定值的情况下判定输出接近设定值并降低输出占空比,从而减小平均输出电流,使输出电压VOUT上升斜率减小、建立时间延长。通过调整R4、R5、C2的值,可以自由设置软起动时间,满足不同实际应用场景的需求。本发明不仅降低了设计选型难度,还具有结构简单、成本低等优点。

    基于智能用采终端多模通信级联的电能表远程通信方法

    公开(公告)号:CN118200359A

    公开(公告)日:2024-06-14

    申请号:CN202410582710.3

    申请日:2024-05-11

    Abstract: 本发明公开了一种基于智能用采终端多模通信级联的电能表远程通信方法,首先定义命令字,然后在通信时,智能用采终端判断接收到的数据中是否包含所定义的命令字,采取开启级联、关闭级联、暂停级联、恢复级联等操作,所述命令字还可以指定建立级联的本地多模通信端口以及级联的连接方式。本发明通过智能用采终端建立指定的级联处理通道,实现了主站和电能表的直接通信,从而可以通过主站直接对电能表进行参数设置等操作,省却了人员派遣、物资调配、工期安排等一些列传统处置方式,显著改善了操作的便捷性并提升操作效率。

    用于M-bus总线抗干扰的主动屏蔽系统及方法

    公开(公告)号:CN109857021A

    公开(公告)日:2019-06-07

    申请号:CN201910089818.8

    申请日:2019-01-30

    Abstract: 本发明公开了一种用于M-bus总线抗干扰的主动屏蔽系统及方法。在发送电路中设置有信号检测电路;接收电路包括电流信号放大模块、加法器模块、屏蔽开关、波谷检波器以及电压比较器;电压比较器的输出端用于输出解调后的回复信号;信号检测电路与屏蔽开关相连接。本发明从M-bus发送电路中取出开关信号,控制屏蔽开关,同时采用具有慢升快降特性的波谷检波器输出参考值,使上冲的电流信号不足以干扰慢升快降的波谷检波器,而下冲信号则通过屏蔽开关被主动屏蔽掉,从而保持参考值的稳定。

    专变采集终端及电能表中的高可靠低时延合闸电路

    公开(公告)号:CN119674866A

    公开(公告)日:2025-03-21

    申请号:CN202411883702.9

    申请日:2024-12-19

    Abstract: 本发明公开了一种专变采集终端及电能表中的高可靠低时延合闸电路,包括供电电路和驱动电路,供电电路包括限幅电路、掉电监测电路和供电控制电路,驱动电路包括瞬时增压电路。本发明中的限幅电路和掉电监测电路可分别判断监测USB供电输入端VDD的电压是否高于或低于正常电压范围,超出范围时,将通过供电控制电路断开供电,从而避免电压过高导致元器件损坏以及电压过低导致设备复位的情况出现。并且,驱动电路可以在收到合闸信号时将线圈电压瞬间提升实现快速合闸,之后逐渐降低至正常工作电压,既满足了快速合闸及时响应的需要,同时也能满足继电器的耐压要求,在工作时维持较低的功耗。

Patent Agency Ranking