-
公开(公告)号:CN116633343B
公开(公告)日:2024-10-18
申请号:CN202310557371.9
申请日:2023-05-17
Applicant: 湖北大学
IPC: H03K19/17704 , G06F21/73 , H03K19/20
Abstract: 本发明公开了一种适用于FPGA平台的差分互补仲裁器PUF电路,通过对两个具有相同布局布线特征的互补仲裁器PUF进行差分比较生成输出响应和与响应稳定性相关的辅助信息。其中,互补仲裁器PUF电路由脉冲同步电路、互补延时电路和仲裁器组等三部分构成;可在FPGA平台实现具有较好对称性的仲裁器PUF电路结构,其响应唯一性较好。差分结构可消除环境温度和供电电压等因素影响,使PUF响应具有较好的稳定性。对两个仲裁器组进行的差分处理结果可体现响应稳定性,方便后续处理以进一步提高响应稳定性。该电路响应生成速率高,由于不需要进行循环偏置调节,可在较高的时钟频率下快速生成大量响应。
-
公开(公告)号:CN116633343A
公开(公告)日:2023-08-22
申请号:CN202310557371.9
申请日:2023-05-17
Applicant: 湖北大学
IPC: H03K19/17704 , G06F21/73 , H03K19/20
Abstract: 本发明公开了一种适用于FPGA平台的差分互补仲裁器PUF电路,通过对两个具有相同布局布线特征的互补仲裁器PUF进行差分比较生成输出响应和与响应稳定性相关的辅助信息。其中,互补仲裁器PUF电路由脉冲同步电路、互补延时电路和仲裁器组等三部分构成;可在FPGA平台实现具有较好对称性的仲裁器PUF电路结构,其响应唯一性较好。差分结构可消除环境温度和供电电压等因素影响,使PUF响应具有较好的稳定性。对两个仲裁器组进行的差分处理结果可体现响应稳定性,方便后续处理以进一步提高响应稳定性。该电路响应生成速率高,由于不需要进行循环偏置调节,可在较高的时钟频率下快速生成大量响应。
-