-
公开(公告)号:CN104360977B
公开(公告)日:2018-02-06
申请号:CN201410757638.X
申请日:2014-12-10
Applicant: 浪潮(北京)电子信息产业有限公司
Abstract: 本发明披露了一种管理高速串行传输接口的方法及系统,其中系统包括:SMBus从设备通过主设备内核接口向Serdes管理主设备发送检测数据;Serdes管理主设备与串联组成菊花链的多个Serdes模块通过首尾Serdes模块串接,接收来自主设备内核接口的检测数据,并将检测数据通过相应的地址传递给处于菊花链中每一个Serdes模块;Serdes模块作为发送端将接收的检测数据编码后发送给Serdes数据通道对应的接收端Serdes模块进行译码,由该接收端Serdes模块对译码数据检验正确后返回给Serdes管理主设备。本发明确保了Serdes模块数据传输的准确性和可靠性;且提高了其应用的灵活性。
-
公开(公告)号:CN104504209A
公开(公告)日:2015-04-08
申请号:CN201410838130.2
申请日:2014-12-29
Applicant: 浪潮(北京)电子信息产业有限公司
IPC: G06F17/50
Abstract: 本发明公开了一种物理层(PHY)特性仿真方法及系统。上述方法包括以下步骤:配置SBus总线;所述SBus总线配置完成后,配置PHY;所述SBus总线及所述PHY均配置正确后,将所述PHY的配置信息传输至所述PHY;配置并验证所述PHY的特性。本发明公开的PHY特性仿真方法及系统,能够更有效地开展PHY的特性验证,减少验证周期,并能够控制成本。
-
公开(公告)号:CN109117409A
公开(公告)日:2019-01-01
申请号:CN201810836425.4
申请日:2018-07-26
Applicant: 浪潮(北京)电子信息产业有限公司
Abstract: 本发明公开了一种基于BMC的串口重定向的装置,包括:第一可编程串行接口芯片,用于将接收的系统数据转换为串口数据,并将串口数据通过基板管理控制器BMC的本地串口向外发送;与第一可编程串行接口芯片连接的第二可编程串行接口芯片,用于接收串口数据,并将串口数据转换为目标总线数据;与第二可编程串行接口芯片连接的处理模块,用于接收目标总线数据以驱动网卡进行目标总线数据的打包发送。应用本发明所提供的方案,可以基于BMC对服务器进行远端的配置和调试。本发明还公开了一种服务器,具有相应效果。
-
公开(公告)号:CN105763242B
公开(公告)日:2018-12-21
申请号:CN201610077952.2
申请日:2016-02-03
Applicant: 浪潮(北京)电子信息产业有限公司
Abstract: 本申请公开了一种空间卫星通信分接器,包括电话通信线路、串口数据通信线路、网络通信线路和E1信号通信线路;其中,电话通信线路包括电话接口和第一预处理电路;串口数据通信线路包括串口和第二预处理电路;网络通信线路包括以太网接口和第三预处理电路;E1信号通信线路包括E1接口和第四预处理电路;其中,电话接口的输出端、串口的输出端、以太网接口的输出端以及E1接口的输出端均与基于FPGA的复接器连接,通过复接器,将各个输出端输出的信号数据复接成一路数字信号,以通过无线激光通信装置对该路数字信号进行空间传输。本申请进一步提升了通信网络系统的数据传输速率、信息传输量以及通信覆盖空间。
-
公开(公告)号:CN104504209B
公开(公告)日:2018-04-17
申请号:CN201410838130.2
申请日:2014-12-29
Applicant: 浪潮(北京)电子信息产业有限公司
IPC: G06F17/50
Abstract: 本发明公开了一种物理层(PHY)特性仿真方法及系统。上述方法包括以下步骤:配置SBus总线;所述SBus总线配置完成后,配置PHY;所述SBus总线及所述PHY均配置正确后,将所述PHY的配置信息传输至所述PHY;配置并验证所述PHY的特性。本发明公开的PHY特性仿真方法及系统,能够更有效地开展PHY的特性验证,减少验证周期,并能够控制成本。
-
公开(公告)号:CN104407952A
公开(公告)日:2015-03-11
申请号:CN201410645684.0
申请日:2014-11-12
Applicant: 浪潮(北京)电子信息产业有限公司
Inventor: 王振江
IPC: G06F11/22
Abstract: 本发明提供了一种通过多CPU节点控制器芯片进行调试的方法和系统,其中,所述方法包括:收集多CPU节点控制器芯片中各个模块发生的错误;将收集的错误映射成系统事件;根据所述系统事件产生相应的中断信号向CPU节点发送。上述技术方案减少多CPU节点控制器芯片调试时间。
-
公开(公告)号:CN105763242A
公开(公告)日:2016-07-13
申请号:CN201610077952.2
申请日:2016-02-03
Applicant: 浪潮(北京)电子信息产业有限公司
CPC classification number: H04B7/18526 , H04N21/6143 , H04N21/6175 , H04N21/6187 , H04N21/6193
Abstract: 本申请公开了一种空间卫星通信分接器,包括电话通信线路、串口数据通信线路、网络通信线路和E1信号通信线路;其中,电话通信线路包括电话接口和第一预处理电路;串口数据通信线路包括串口和第二预处理电路;网络通信线路包括以太网接口和第三预处理电路;E1信号通信线路包括E1接口和第四预处理电路;其中,电话接口的输出端、串口的输出端、以太网接口的输出端以及E1接口的输出端均与基于FPGA的复接器连接,通过复接器,将各个输出端输出的信号数据复接成一路数字信号,以通过无线激光通信装置对该路数字信号进行空间传输。本申请进一步提升了通信网络系统的数据传输速率、信息传输量以及通信覆盖空间。
-
公开(公告)号:CN104360977A
公开(公告)日:2015-02-18
申请号:CN201410757638.X
申请日:2014-12-10
Applicant: 浪潮(北京)电子信息产业有限公司
CPC classification number: G06F13/4068 , G06F13/4282
Abstract: 本发明披露了一种管理高速串行传输接口的方法及系统,其中系统包括:SMBus从设备通过主设备内核接口向Serdes管理主设备发送检测数据;Serdes管理主设备与串联组成菊花链的多个Serdes模块通过首尾Serdes模块串接,接收来自主设备内核接口的检测数据,并将检测数据通过相应的地址传递给处于菊花链中每一个Serdes模块;Serdes模块作为发送端将接收的检测数据编码后发送给Serdes数据通道对应的接收端Serdes模块进行译码,由该接收端Serdes模块对译码数据检验正确后返回给Serdes管理主设备。本发明确保了Serdes模块数据传输的准确性和可靠性;且提高了其应用的灵活性。
-
-
-
-
-
-
-