一种基于内存扩展的计算装置、系统及计算方法

    公开(公告)号:CN118394507A

    公开(公告)日:2024-07-26

    申请号:CN202410480894.2

    申请日:2024-04-21

    Inventor: 岳龙 王彦伟 徐冉

    Abstract: 本申请公开了一种基于内存扩展的计算装置、系统及计算方法,涉及计算机技术领域。该装置包括:闪存、闪存控制器、数据流处理模块、子协议复用及仲裁模块、协议控制器、内存、内存控制器;其中,闪存用于存储文件数据,以便直接在计算装置内完成文件加载至内存的操作;闪存控制器与数据流处理模块通过数据路径相连;闪存控制器,用于获取主机处理器发送的文件读任务或文件写任务,并通过内存映射总线发起文件读操作或文件写操作;数据流处理模块,用于根据计算任务通过闪存控制器访问闪存,和/或,根据计算任务通过内存控制器访问内存。缩短了数据的交换路径,提升对内存数据的计算任务的灵活性,避免频繁加载文件导致的时延,提升了计算效率。

    CXL单元的时延测试方法、装置、系统、设备及介质

    公开(公告)号:CN119276755A

    公开(公告)日:2025-01-07

    申请号:CN202310833825.0

    申请日:2023-07-07

    Abstract: 本发明涉及CXL技术领域,具体公开了一种CXL单元的时延测试方法、装置、系统、设备及介质,通过应用消息管理器直接经过与待测计算机快速互联单元对应的计算机快速互联接口模块向待测计算机快速互联单元收发报文并记录收发时间戳,计算机快速互联接口模块包括计算机快速互联根端口模块和/或计算机快速互联终端接口模块,实现直接基于硬件获取计算机快速互联单元的报文收发时间戳,避免了系统级测试中引入的链路误差,实现了对计算机快速互联单元时延性能的直接测量,从而实现了计算机快速互联单元的对时延性能的准确测试。

    计算快速链路设备的测试方法、装置、系统及设备和介质

    公开(公告)号:CN117555768A

    公开(公告)日:2024-02-13

    申请号:CN202311575775.7

    申请日:2023-11-23

    Abstract: 本申请公开了一种计算快速链路设备的测试方法、装置、系统及设备和介质,涉及计算机技术领域,计算快速链路设备的性能测试系统包括主机、与主机连接的计算快速链路设备、与主机连接的高速外围设备互连总线标准设备,该方法包括:根据不同组件之间的数据传输获取基本测试项对应的性能指标;其中,组件包括主机、计算快速链路设备、高速外围设备互连总线标准设备;对比不同的基本测试项对应的性能指标,以生成计算快速链路设备的性能测试结果。本申请实现了对各场景下的计算快速链路设备的全面的性能测试。

Patent Agency Ranking