一种用于服务器系统调试的多路串口切换系统及方法

    公开(公告)号:CN106339344A

    公开(公告)日:2017-01-18

    申请号:CN201610685486.6

    申请日:2016-08-18

    Inventor: 史文举 郭锐

    CPC classification number: G06F13/4022

    Abstract: 本发明公开了一种用于服务器系统调试的多路串口切换系统及方法,该系统包括:与服务器系统的各预设串口连接的CPLD,与CPLD连接的BMC,其中,CPLD用于连接外部调试设备,并将调试设备的输入信息发送至BMC,BMC用于根据调试设备的输入信息控制CPLD切换相应串口与调试设备进行连接。本发明所提供的该系统,基于CPLD和BMC对常规系统的串口设计进行了优化,减少对外接口,只需将调试设备接到CPLD上,就可以根据需要自动切换至对应的串口,从而实现对产品进行调试,极大地方便了对于新产品的开发调试和后期维护,提高了产品开发阶段的调试效率。

    一种存储扩展柜
    2.
    发明公开

    公开(公告)号:CN109614353A

    公开(公告)日:2019-04-12

    申请号:CN201811513241.0

    申请日:2018-12-11

    Inventor: 史文举

    Abstract: 本发明公开了一种存储扩展柜,包括主机控制器,与主机控制器连接的三模芯片Tri-mode swtich,以及与三模芯片Tri-mode swtich连接的存储设备。普通扩展柜接口芯片只是简单支持PCIE总线或者SAS总线的一种,而三模芯片Tri-mode swtich可以根据需要将物理端口配置成SAS总线端口或者PCIE总线端口(其中SAS总线端口兼容SAT端口),因此采用三模芯片Tri-mode swtich连接主机控制器和存储设备,可以支持多种类型的存储设备,根据客户的需求配置SAS总线端口的数量和PCIE总线端口的数量,满足了客户对扩展柜的不同需求,减少了扩展柜的重复设计。

    一种硬盘故障处理系统和方法

    公开(公告)号:CN105760247A

    公开(公告)日:2016-07-13

    申请号:CN201610082840.6

    申请日:2016-02-05

    Inventor: 史文举 张燕群

    CPC classification number: G06F11/076 G06F11/0793

    Abstract: 本发明提供一种硬盘故障处理系统和方法,其中系统包括:控制器、中间件、SAS扩展模块、CPLD和硬盘模块,硬盘模块包括至少一SAS硬盘,SAS扩展模块第一端通过I2C接口与CPLD和硬盘模块依次相连,第二端通过SAS接口与所有SAS硬盘均相连,第三端通过中间件与控制器相连,用于检测各SAS硬盘工作状态,当检测到故障SAS硬盘时,通过CPLD调用GPIO对故障SAS硬盘进行复位,并向控制器发送操作日志;控制器用于接收该操作日志,并根据该操作日志统计对各SAS硬盘进行复位的次数,当存在复位的次数大于预设阈值的SAS硬盘时,发出警报。减少了管理人员的工作量,管理人员将具有较高的工作效率和较低的出错率,且降低了管理人员对正常硬盘进行误插拔操作的可能。

    一种实现服务器显示管理的系统及方法

    公开(公告)号:CN104951389A

    公开(公告)日:2015-09-30

    申请号:CN201510350818.0

    申请日:2015-06-23

    Abstract: 本发明披露了一种实现服务器显示管理的系统及方法,其中系统包括服务器和移动设备,其中移动设备与被管服务器之间通过无线信号完成配对操作;移动设备通过无线信号向被管服务器传输显示管理指令;服务器根据收到的显示管理指令收集本服务器的整机状态信息,并通过无线信号回传给移动设备;移动设备接收服务器传回的整机状态信息,并在显示屏上显示监控服务器的整机状态。本发明大大降低了服务器运维的成本,并使得服务器的显示管理及时到位,由此可提高工作效率。

    一种IO卡
    5.
    发明公开

    公开(公告)号:CN109634895A

    公开(公告)日:2019-04-16

    申请号:CN201811504046.1

    申请日:2018-12-10

    Inventor: 史文举

    Abstract: 本发明公开了一种IO卡,包括:外设部件互联PCIE总线模块、第一芯片模块、第一总线模块、第二芯片模块、第二总线模块、端子模块,其中,外设部件互联PCIE总线模块与第一芯片模块连接,第一芯片模块和第二芯片模块通过第一总线模块连接、第二芯片模块与端子模块通过第二总线模块连接,第一总线模块和第二总线模块为可配置模块,第一芯片模块中的芯片数目为M,第二芯片模块中的芯片数目为N,端子模块中端子的数量为P,M、N和P均为大于0的自然数。本发明技术方案提供的IO卡由于其下行的连接总线是可以根据需要配置为PCIE或者SAS高速总线,因而增加了其使用的灵活性,满足不同用户的不同需求,避免重复性设计。

    一种基于USB连接器的串口调试系统及其线缆

    公开(公告)号:CN105302761A

    公开(公告)日:2016-02-03

    申请号:CN201510857471.9

    申请日:2015-11-30

    Inventor: 史文举 张燕群

    CPC classification number: G06F13/40

    Abstract: 本发明公开了一种基于USB连接器的串口调试系统及其线缆,该线缆包括:线缆本体,线缆本体的两端分别设有第一USB连接器和第二USB连接器,第一USB连接器用于连接被调试设备的UART接口,第二USB连接器用于连接调试计算机的USB接口,线缆本体内还设有用于将TTL电平转化为USB电平的TTL串口转USB模块,TTL串口转USB模块分别连接第一USB连接器和第二USB连接器。将被调试设备的UART接口的TTL电平用第一USB连接器接出来,使用TTL串口转USB模块直接转化为USB电平,该USB电平经由第二USB连接器和调试计算机连接,通过调试计算机对被调试设备进行调试开发工作,USB连接器体积较小,有效节省PCB空间,且无需复杂的电平转换,不会造成IC资源的浪费。

Patent Agency Ranking