一种智能网卡多功能调试装置

    公开(公告)号:CN112019402A

    公开(公告)日:2020-12-01

    申请号:CN202010820265.1

    申请日:2020-08-14

    Abstract: 本发明公开了一种智能网卡多功能调试装置,包括多功能调试接口及调试连接单元;其中,所述多功能调试接口位于智能网卡上,分别与所述智能网卡上需要进行调试的每个待调试单元连接,所述调试连接单元位于所述智能网卡外,分别与所述多功能调试接口及用于对相应待调试单元进行调试的多个主机端连接,用于实现所述多功能调试接口与每个所述主机端之间的信息传输,以使得每个所述主机端均能够通过所述调试连接单元及所述多功能调试接口对相应待调试单元进行调试。本申请能够在满足调试需求的同时节省智能网卡的空间。

    一种时钟控制方法、装置、设备及存储介质

    公开(公告)号:CN111949589B

    公开(公告)日:2022-05-24

    申请号:CN202010711709.8

    申请日:2020-07-22

    Abstract: 本申请公开了一种时钟控制方法、装置、设备及存储介质。本方法相对实现了对于服务器主板以及PCIe扩展板卡之间双向数据通信的时序优化,并且也能够避免出现在服务器主板以及PCIe扩展板卡之间任意一个数据通信方向中,发起端在某一高电平时刻传输的数据在下一高电平时刻未到达接收端的情况,进而确保了服务器主板与PCIe扩展板卡之间通信的可靠性。此外,本申请还提供一种时钟控制装置、设备及存储介质,有益效果同上所述。

    一种时钟控制方法、装置、设备及存储介质

    公开(公告)号:CN111949589A

    公开(公告)日:2020-11-17

    申请号:CN202010711709.8

    申请日:2020-07-22

    Abstract: 本申请公开了一种时钟控制方法、装置、设备及存储介质。本方法相对实现了对于服务器主板以及PCIe扩展板卡之间双向数据通信的时序优化,并且也能够避免出现在服务器主板以及PCIe扩展板卡之间任意一个数据通信方向中,发起端在某一高电平时刻传输的数据在下一高电平时刻未到达接收端的情况,进而确保了服务器主板与PCIe扩展板卡之间通信的可靠性。此外,本申请还提供一种时钟控制装置、设备及存储介质,有益效果同上所述。

Patent Agency Ranking