-
公开(公告)号:CN110311680A
公开(公告)日:2019-10-08
申请号:CN201910543907.5
申请日:2019-06-21
Applicant: 浙江大学
Abstract: 本发明公开了一种抗PVT涨落适应低Vref输入的SAR ADC电路及估算方法。SAR ADC电路包括:采样开关,对输入信号进行采样;CDAC电路,利用电容间电荷再分配完成二进制搜索算法;动态比较器,用于比较差分模拟输入信号的大小,输出二进制数字信号,完成量化;SAR逻辑,根据比较器的输出结果来控制信号切换电容阵列;转码输出电路,完成对冗余位进行转换并缓冲输出量化码。估算方法通过对差分信号波形的取差,得到某周期转换结束时刻的差分电压,从而能在短时间内估算ADC的有效位数。SAR ADC电路采样率80MS/s,能在全/半摆幅输入、全工艺角(tt、ss、ff、sf、fs)、正负10%电压、宽温度(-40°~125°)范围下能达到有效位数大于10.2bit,动态杂散范围大于75dB,功耗小于2.5mW。
-
公开(公告)号:CN114035766B
公开(公告)日:2024-11-22
申请号:CN202111279891.5
申请日:2021-11-01
Applicant: 浙江大学
Abstract: 本发明公开了一种一次性使用随机数的产生装置及应用方法。一次性使用随机数的产生装置包括起始位检测模块、伪随机数发生器(DRBG)模块;计数器模块、明文检测模块、延时产生模块;起始位检测模块与明文检测模块分别与延时产生模块连接,共同运作产生采样时间信号,计数器模块与两个伪随机数发生模块相连,控制其运作产生一次性使用随机数nonce序列,采样时间信号采样随机数nonce序列得到一次性使用的nonce输出。由该方案产生的nonce不可控且不可测,与有效数据接收时间和明文内容均相关,且该方案自身运算产生功耗与nonce有效内容相关性极差,难以通过功耗分析进行统计分析得到,极大程度提高了功耗分析等旁路攻击对硬件密钥的破解难度,极具安全实用价值。
-
公开(公告)号:CN109803469B
公开(公告)日:2020-04-28
申请号:CN201910176858.6
申请日:2019-03-08
Applicant: 浙江大学
IPC: H05B45/30
Abstract: 本发明公开了一种交流直连LED驱动IC中的总谐波失真调节方法及电路。该方法通过多个THD调节模块以及与之对应的外接电阻RTD,分别将交流直连LED驱动IC中的每一个恒流模块的电压输出信号转化为电流信号,再将这些得到的电流信号以电流源的形式进行叠加,共同改变不同时间段内LED电流控制端的电压值,从而改变不同时间段内流过LED灯串的电流值,来使得流过LED灯串的电流随时间变化的波形更接近正弦信号,从而达到对交流直连LED驱动IC的总谐波失真进行调节的目的。并且,调节的数值可以通过改变外接的多个RTD电阻的阻值来进行调节,可针对不同需求进行选择。
-
公开(公告)号:CN109816075B
公开(公告)日:2020-04-10
申请号:CN201910123285.0
申请日:2019-02-19
Applicant: 浙江大学 , 杭州潮盛科技有限公司
IPC: G06K19/02 , G06K19/077 , G06K7/10
Abstract: 本发明公开了一种基于氧化锌薄膜晶体管的防冲突低功耗RFID标签,不再使用传统硅基CMOS晶体管,而是采用氧化锌薄膜晶体管(ZnO TFTs)作为主体进行设计实现;采用独特的复用计数器设计思想,减少硬件资源消耗并同时减少交互数据位宽,缩短交互时间;采用休眠调控思想,降低非工作状态下的芯片功耗;同时该标签具备专用的防冲突算法,通过硬件电路实现,配合阅读器可实现同时对多标签进行识别,极具实用价值。
-
公开(公告)号:CN111740739B
公开(公告)日:2023-08-22
申请号:CN202010020226.3
申请日:2020-01-09
Applicant: 浙江大学
Abstract: 本发明公开了一种基于高速异步逻辑的PVT自校准方法及其SAR ADC电路。PVT自校准方法通过对高速异步延时链的选择,以较小的面积和功耗代价来量化当前电路处于的PVT状态信息,从系统量化的角度,根据量化得到的PVT量化码来校准芯片偏置电路产生恒定的电流、控制关键模拟电路的衬底电位来实现大带宽、低噪声和高速比较转换等,也可以利用该PVT量化码控制SoC上其他电路进行PVT校准。该方案在维持传统SAR ADC的架构的基础上,具有很强的抗PVT涨落的能力,且成本低,鲁棒性高。
-
公开(公告)号:CN112787820A
公开(公告)日:2021-05-11
申请号:CN202110000330.0
申请日:2021-01-02
Applicant: 浙江大学
Abstract: 本发明公开了一种适用于硬件实现的轻量级认证加密解密实现方法,可在同一硬件电路中同时实现加密、解密、认证的功能,串行发送的数据帧通过起始位(SOF)进行位置标定,通过工作模式位(Mode)进行加密解密功能选择,通过认证加密算法核心进行数据的加密和解密过程,通过认证码(Tag)进行数据源认证,加密、解密过程复用算法硬件资源,可以轻松应用在各种数据通信领域的硬件安全部分,极具实用价值。
-
公开(公告)号:CN111740739A
公开(公告)日:2020-10-02
申请号:CN202010020226.3
申请日:2020-01-09
Applicant: 浙江大学
Abstract: 本发明公开了一种基于高速异步逻辑的PVT自校准方法及其SAR ADC电路。PVT自校准方法通过对高速异步延时链的选择,以较小的面积和功耗代价来量化当前电路处于的PVT状态信息,从系统量化的角度,根据量化得到的PVT量化码来校准芯片偏置电路产生恒定的电流、控制关键模拟电路的衬底电位来实现大带宽、低噪声和高速比较转换等,也可以利用该PVT量化码控制SoC上其他电路进行PVT校准。该方案在维持传统SAR ADC的架构的基础上,具有很强的抗PVT涨落的能力,且成本低,鲁棒性高。
-
公开(公告)号:CN109803469A
公开(公告)日:2019-05-24
申请号:CN201910176858.6
申请日:2019-03-08
Applicant: 浙江大学
IPC: H05B33/08
Abstract: 本发明公开了一种交流直连LED驱动IC中的总谐波失真调节方法及电路。该方法通过多个THD调节模块以及与之对应的外接电阻RTD,分别将交流直连LED驱动IC中的每一个恒流模块的电压输出信号转化为电流信号,再将这些得到的电流信号以电流源的形式进行叠加,共同改变不同时间段内LED电流控制端的电压值,从而改变不同时间段内流过LED灯串的电流值,来使得流过LED灯串的电流随时间变化的波形更接近正弦信号,从而达到对交流直连LED驱动IC的总谐波失真进行调节的目的。并且,调节的数值可以通过改变外接的多个RTD电阻的阻值来进行调节,可针对不同需求进行选择。
-
公开(公告)号:CN114035766A
公开(公告)日:2022-02-11
申请号:CN202111279891.5
申请日:2021-11-01
Applicant: 浙江大学
Abstract: 本发明公开了一种一次性使用随机数的产生装置及应用方法。一次性使用随机数的产生装置包括起始位检测模块、伪随机数发生器(DRBG)模块;计数器模块、明文检测模块、延时产生模块;起始位检测模块与明文检测模块分别与延时产生模块连接,共同运作产生采样时间信号,计数器模块与两个伪随机数发生模块相连,控制其运作产生一次性使用随机数nonce序列,采样时间信号采样随机数nonce序列得到一次性使用的nonce输出。由该方案产生的nonce不可控且不可测,与有效数据接收时间和明文内容均相关,且该方案自身运算产生功耗与nonce有效内容相关性极差,难以通过功耗分析进行统计分析得到,极大程度提高了功耗分析等旁路攻击对硬件密钥的破解难度,极具安全实用价值。
-
公开(公告)号:CN112787820B
公开(公告)日:2022-02-11
申请号:CN202110000330.0
申请日:2021-01-02
Applicant: 浙江大学
Abstract: 本发明公开了一种适用于硬件实现的轻量级认证加密解密实现方法,可在同一硬件电路中同时实现加密、解密、认证的功能,串行发送的数据帧通过起始位(SOF)进行位置标定,通过工作模式位(Mode)进行加密解密功能选择,通过认证加密算法核心进行数据的加密和解密过程,通过认证码(Tag)进行数据源认证,加密、解密过程复用算法硬件资源,可以轻松应用在各种数据通信领域的硬件安全部分,极具实用价值。
-
-
-
-
-
-
-
-
-