-
公开(公告)号:CN102565775B
公开(公告)日:2013-06-05
申请号:CN201210000834.3
申请日:2012-01-02
Applicant: 浙江大学
Abstract: 本发明公开一种基于FPGA的实时并行时延相移波束形成方法,包括:(1)FPGA接收一半期望角度上的波束形成系数并存入相连的SRAM;(2)FPGA接收基阵各阵元接收信号采样数据,存入其第一BlockRAM,并在两组第一BlockRAM中交替读写;从SRAM中读取一组对应波束形成系数逐一存入FPGA一组Q个第二BlockRAM;(3)同时读取Q个第二BlockRAM中的波束形成系数,并根据其包含的时延量选择一个第一BlockRAM中的采样数据,对这两列数据相乘累加得到Q个波束形成结果并存入到Q个锁存器,再分时顺序送出,直到将全部波束形成结果送出;(4)在基阵各阵元接收信号下一采样时刻的采样数据到来时返回执行步骤(2)直至对所接收的全部基阵各阵元接收信号采样数据波束形成处理完毕。
-
公开(公告)号:CN102565775A
公开(公告)日:2012-07-11
申请号:CN201210000834.3
申请日:2012-01-02
Applicant: 浙江大学
Abstract: 本发明公开一种基于FPGA的实时并行时延相移波束形成方法,包括:(1)FPGA接收一半期望角度上的波束形成系数并存入相连的SRAM;(2)FPGA接收基阵各阵元接收信号采样数据,存入其第一BlockRAM,并在两组第一BlockRAM中交替读写;从SRAM中读取一组对应波束形成系数逐一存入FPGA一组Q个第二BlockRAM;(3)同时读取Q个第二BlockRAM中的波束形成系数,并根据其包含的时延量选择一个第一BlockRAM中的采样数据,对这两列数据相乘累加得到Q个波束形成结果并存入到Q个锁存器,再分时顺序送出,直到将全部波束形成结果送出;(4)在基阵各阵元接收信号下一采样时刻的采样数据到来时返回执行步骤(2)直至对所接收的全部基阵各阵元接收信号采样数据波束形成处理完毕。
-
公开(公告)号:CN101778038A
公开(公告)日:2010-07-14
申请号:CN200910156675.4
申请日:2009-12-30
Applicant: 浙江大学
Abstract: 本发明提供了一种基于千兆以太网及高速数据接口的数据传输系统,该系统在具有PowerPC核的FPGA中实现,用于在上位工控机及下位机之间实现双向高速数据传输,该系统包括以下三个模块:上位通信模块,它基于运行于FPGA的TEMAC IP核及运行于PowerPC的Lwip网络协议栈,实现与上位机之间的通信;下位通信模块,它基于FPGA编程实现的高速数据接口,通过FPGA的自定义IO口与下位机通信;数据流控制模块,它基于PowerPC核来控制上位通信模块与下位通信模块之间的数据流。本发明具有通用性好、可靠性高、实现方便等特点,为各种嵌入式系统与工控机设备之间的数据传输提供了一种简单、高效的方案。
-
公开(公告)号:CN101778038B
公开(公告)日:2012-03-21
申请号:CN200910156675.4
申请日:2009-12-30
Applicant: 浙江大学
Abstract: 本发明提供了一种基于千兆以太网及高速数据接口的数据传输系统,该系统在具有PowerPC核的FPGA中实现,用于在上位工控机及下位机之间实现双向高速数据传输,该系统包括以下三个模块:上位通信模块,它基于运行于FPGA的TEMAC IP核及运行于PowerPC的Lwip网络协议栈,实现与上位机之间的通信;下位通信模块,它基于FPGA编程实现的高速数据接口,通过FPGA的自定义IO口与下位机通信;数据流控制模块,它基于PowerPC核来控制上位通信模块与下位通信模块之间的数据流。本发明具有通用性好、可靠性高、实现方便等特点,为各种嵌入式系统与工控机设备之间的数据传输提供了一种简单、高效的方案。
-
-
-