一种基于FPGA硬件逻辑的数据纠删方法及系统

    公开(公告)号:CN119030669A

    公开(公告)日:2024-11-26

    申请号:CN202411463198.7

    申请日:2024-10-21

    Abstract: 本发明涉及一种基于FPGA硬件逻辑的数据纠删方法及系统,属于集成电路技术领域。步骤如下:(1)接收携带编码冗余的原始数据,进行校验和剥离处理;(2)利用校验数据计算并输出数据包;(3)利用数据包计算丢失的原始数据;(4)将步骤(3)得到的编码数据写入丢失的原始数据包中,完成数据纠删。本发明实现了快速、高效的纠删码,在接收传输数据时将丢失的数据包快速还原。

    一种基于实时译码的MDS码快速数据纠删方法

    公开(公告)号:CN118944682B

    公开(公告)日:2025-05-16

    申请号:CN202411432991.0

    申请日:2024-10-15

    Abstract: 本发明涉及一种基于实时译码的MDS码快速数据纠删方法,属于互联网安全技术领域,通过将解码系数矩阵的逆矩阵预先存储在memory中,在数据发射端进行编码时,接收端实时进行解码预处理,在数据传递过程中实时检测数据的传输的正确性,当数据丢失数量等于2或丢失数量等于1(但报文全部传输完成)时通知发射端进行冗余矩阵传输同时接收端从memory调取所需数据进行最终解码运算,本发明采用接收数据的同时实时解码的方案,对MDS编码数据的快速纠删提供了一个既高效又占用存储资源小的方法。

    一种应用于FPGA调试等跨设备联调场景下的电平转换电路及转换方法

    公开(公告)号:CN119727705A

    公开(公告)日:2025-03-28

    申请号:CN202411790829.6

    申请日:2024-12-06

    Abstract: 本发明涉及一种应用于FPGA调试等跨设备联调场景下的电平转换电路及转换方法,属于集成电路技术领域。电平转换电路,包括PMOS、电阻R1、R2、R3、R4、误差放大器和多路选择器,其中:PMOS的S极连接有信号输入端,G极连接有误差放大器,误差放大器反向端分别连接有R1和R2一端,R1另一端连接有Vref,R2另一端接地,误差放大器同向端分别连接有R3和R4一端,R3另一端连接有多路选择器的反馈信号输入接口,R4另一端接地,PMOS的D极分别连接有多路选择器和信号输出端,电阻R1、R2、R3、R4、误差放大器和多路选择器共同构成负反馈系统。本发明通过进行反馈电路中电阻的调节,可以实现不同电平信号的输出。

    一种基于FPGA硬件逻辑的数据纠删方法及系统

    公开(公告)号:CN119030669B

    公开(公告)日:2025-02-14

    申请号:CN202411463198.7

    申请日:2024-10-21

    Abstract: 本发明涉及一种基于FPGA硬件逻辑的数据纠删方法及系统,属于集成电路技术领域。步骤如下:(1)接收携带编码冗余的原始数据,进行校验和剥离处理;(2)利用校验数据计算并输出数据包;(3)利用数据包计算丢失的原始数据;(4)将步骤(3)得到的编码数据写入丢失的原始数据包中,完成数据纠删。本发明实现了快速、高效的纠删码,在接收传输数据时将丢失的数据包快速还原。

    一种面向文本数据丢失恢复的FPGA柯西编解码系统及方法

    公开(公告)号:CN120049897A

    公开(公告)日:2025-05-27

    申请号:CN202510129815.8

    申请日:2025-02-05

    Abstract: 本发明涉及一种面向文本数据丢失恢复的FPGA柯西编解码系统及方法,属于集成电路技术领域。包括步骤如下:文本数据转换;FPGA数据编码处理;FPGA文本丢失判定;FPGA数据解码处理;解码数据后文本恢复;在编码时将原始数据输入至柯西编码电路中,进行压缩并进行存储,经过原始数据与柯西编码系数矩阵在柯西编码电路中的计算得到编码冗余,存至编码存储RAM。文本丢失时,通过存储压缩原始数据对比得到丢包位置信息,与新原始数据做解码运算,并依次输出至计算机中,利用编码将数据转换成文本文字,完成文本文字的找回。解决了传统本文丢失恢复能力弱,功耗高、开销大、计算速度慢的问题。

    一种基于实时译码的MDS码快速数据纠删方法

    公开(公告)号:CN118944682A

    公开(公告)日:2024-11-12

    申请号:CN202411432991.0

    申请日:2024-10-15

    Abstract: 本发明涉及一种基于实时译码的MDS码快速数据纠删方法,属于互联网安全技术领域,通过将解码系数矩阵的逆矩阵预先存储在memory中,在数据发射端进行编码时,接收端实时进行解码预处理,在数据传递过程中实时检测数据的传输的正确性,当数据丢失数量等于2或丢失数量等于1(但报文全部传输完成)时通知发射端进行冗余矩阵传输同时接收端从memory调取所需数据进行最终解码运算,本发明采用接收数据的同时实时解码的方案,对MDS编码数据的快速纠删提供了一个既高效又占用存储资源小的方法。

Patent Agency Ranking