一种基于电流饥饿的仲裁器PUF电路

    公开(公告)号:CN109271812A

    公开(公告)日:2019-01-25

    申请号:CN201811247447.3

    申请日:2018-10-25

    Inventor: 曹元 罗超 陈艳艳

    Abstract: 本发明公开了一种基于电流饥饿的仲裁器PUF电路,包括顺次相连的电流镜、晶体管单元、电流饥饿多路复用器单元和D触发器;晶体管单元包括若干个顺次设置的第三晶体管,……,第N+2晶体管,相邻晶体管的栅极相连,各晶体管的源极均接地,第三晶体管的栅极还与电流镜的输出端相连;电流饥饿多路复用器单元包括串联的第一级延时器,……,第N级延时器;第一级延时器的输入端用于连接输入信号,第N级延时器的输出端与D触发器的输入端相连,各级延时器的输入端与晶体管单元中对应的晶体管的漏极相连。本发明比采用多对缺电流逆变器更能有效地展宽延迟分布,而不必保证多路复用器的唯一性。

    一种基于电流饥饿的仲裁器PUF电路

    公开(公告)号:CN109271812B

    公开(公告)日:2022-04-05

    申请号:CN201811247447.3

    申请日:2018-10-25

    Inventor: 曹元 罗超 陈艳艳

    Abstract: 本发明公开了一种基于电流饥饿的仲裁器PUF电路,包括顺次相连的电流镜、晶体管单元、电流饥饿多路复用器单元和D触发器;晶体管单元包括若干个顺次设置的第三晶体管,……,第N+2晶体管,相邻晶体管的栅极相连,各晶体管的源极均接地,第三晶体管的栅极还与电流镜的输出端相连;电流饥饿多路复用器单元包括串联的第一级延时器,……,第N级延时器;第一级延时器的输入端用于连接输入信号,第N级延时器的输出端与D触发器的输入端相连,各级延时器的输入端与晶体管单元中对应的晶体管的漏极相连。本发明比采用多对缺电流逆变器更能有效地展宽延迟分布,而不必保证多路复用器的唯一性。

Patent Agency Ranking