一种低延时图像采集方法、装置及系统

    公开(公告)号:CN111526317B

    公开(公告)日:2022-07-01

    申请号:CN202010310350.3

    申请日:2020-04-20

    Abstract: 本发明公开了一种低延时图像采集方法、装置及系统,该方法包括数据接收模块负责接收工业相机发送的图像数据,数据处理模块完成图像数据的解析打包,数据补偿模块对每帧图像进行数据补偿,将每帧图像数据按照整1KB数据补齐,不够的填充空闲数据,数据上传模块将数据补偿后的图像数据通过光纤通道传输到PCIe采集卡,通过数据补偿机制可以实现无缓冲高速输出,当图像源停止工作时,最后一帧图像仍然能够完整发出,将图像数据以最高的实时性转发给PC主机,以解决现有技术中的图像采集系统数据延迟较高的问题。

    一种控制微纳相机数据高速传输的系统和方法

    公开(公告)号:CN111556246B

    公开(公告)日:2022-04-15

    申请号:CN202010344604.3

    申请日:2020-04-27

    Abstract: 一种控制微纳相机数据高速传输的系统,包括:CameraLink接口模块、数据接收模块、CAN指令解析及控制模块、DDR多端口控制器模块、数据发送模块;本发明通过CameraLink接口模块完成相机图像数据的采集、相位调整与同步,实现对传输速率、分辨率较高图像数据的快速处理;CAN总线指令解析及控制模块,通过FPGA软核解析星务管理系统发送的广播和控制指令,替代传统DSP处理器或TSC695F控制芯片,结构更加简单、功耗更低;DDR多端口控制器模块对图像数据进行缓存,使系统更加稳定,减少FPGA片上RAM资源的使用。本发明还公开了一种控制微纳相机数据高速传输的方法。

    一种低延时图像采集方法、装置及系统

    公开(公告)号:CN111526317A

    公开(公告)日:2020-08-11

    申请号:CN202010310350.3

    申请日:2020-04-20

    Abstract: 本发明公开了一种低延时图像采集方法、装置及系统,该方法包括数据接收模块负责接收工业相机发送的图像数据,数据处理模块完成图像数据的解析打包,数据补偿模块对每帧图像进行数据补偿,将每帧图像数据按照整1KB数据补齐,不够的填充空闲数据,数据上传模块将数据补偿后的图像数据通过光纤通道传输到PCIe采集卡,通过数据补偿机制可以实现无缓冲高速输出,当图像源停止工作时,最后一帧图像仍然能够完整发出,将图像数据以最高的实时性转发给PC主机,以解决现有技术中的图像采集系统数据延迟较高的问题。

    一种Coaxpress高速图像接口与光纤传输接口的转换系统及方法

    公开(公告)号:CN114726927A

    公开(公告)日:2022-07-08

    申请号:CN202111441590.8

    申请日:2021-11-30

    Abstract: 一种Coaxpress高速图像接口与光纤传输接口的转换系统及方法,所述系统包括协议解析子系统、数据汇总子系统和数据分发子系统;所述协议解析子系统用于对输入的数据流进行解析,生成若干个图像数据流;所述数据汇总子系统用于将协议解析子系统生成的每个图像数据流进行汇总;所述数据分发子系统用于将数据汇总子系统中生成的汇总数据流进行分发。本发明在实现CoaXPress高速图像接口协议时,按照功能模块化之设计原则,设计了协议解析子系统、数据汇聚子系统和数据分发子系统,可实现最高16路视频流数据同时输入,4路光纤数据同时输出。

    一种基于VPX的分布式雷达回波信号模拟系统及方法

    公开(公告)号:CN113109773A

    公开(公告)日:2021-07-13

    申请号:CN202110392725.X

    申请日:2021-04-13

    Abstract: 本发明涉及雷达回波信号模拟技术领域,为一种基于VPX的分布式雷达回波信号模拟系统及方法,包括集成于VPX机箱内的电源单元、背板单元、主控单元、射频单元及多个波形模拟单元。基于高速采样技术、NVMe数据存储管理技术、VPX架构,提出了多通道、高带宽、同步雷达回波信号模拟方法与系统,其中高速采样技术基于高速ADC/DAC与高性能FPGA,实现了高速采样数据的实时处理,使得高精度雷达回波模拟成为可能;基于VPX架构,各个模块通过背板高速互连,既可以实现多通道的灵活扩展,也方便实现多通道的同步工作。

    串行多路配电开关控制电路

    公开(公告)号:CN111123800B

    公开(公告)日:2021-02-12

    申请号:CN201911415226.7

    申请日:2019-12-31

    Abstract: 本发明公开了一种串行多路配电开关控制电路,包括FPGA、移位寄存器组,移位寄存器组中的第一个移位寄存器的串行数据输入端与控制模块的数据信号输出端DATA_P连接,移位寄存器组中的其他移位寄存器的串行数据输入端连接与其相邻的上一个移位寄存器的串行数据输出端,移位寄存器的信号时钟输入端与控制模块的时钟信号输出端CLK_P连接,移位寄存器的锁存时钟输入端与D触发器的第一输出端连接,移位寄存器的清零信号输入端与D触发器的第二输出端连接,移位寄存器的输出使能信号输入端与反相器的输出端连接,反相器的输入端与控制模块的数据信号输出端DATA_N连接,移位寄存器的多个并行数据输出端分别与多路配电开关连接。其省时省力,且节省了FPGA的管脚资源。

    一种可灵活定制帧格式的测试数据模拟方法和系统

    公开(公告)号:CN111262620B

    公开(公告)日:2020-07-31

    申请号:CN202010337650.0

    申请日:2020-04-26

    Abstract: 一种可灵活定制帧格式的测试数据模拟方法,包括:S100.通过上位机进行测试配置,生成配置文件;S200.将配置文件通过网络通信模块发送到处理器子系统,处理器子系统根据配置文件生成原始测试数据;S300.处理器子系统通过SGDMA传输方式与可编程逻辑列阵子系统进行原始测试数据传输S400.处理器子系统和可编程逻辑列阵子系统分别对辅助数据和净荷数据进行动态更新,完成原始测试数据的更新;S500.进行数据的速率控制和发送时序处理,将完成更新的测试数据存入缓存;S600.将更新的测试数据通过接口逻辑单元发送到对应的硬件接口上,完成测试数据模拟过程。本发明在嵌入式异构系统的基础上实现测试数据的模拟生成和发送,可灵活定制测试数据帧格式,满足了测试数据帧的多样化需求。

    串行多路配电开关控制电路

    公开(公告)号:CN111123800A

    公开(公告)日:2020-05-08

    申请号:CN201911415226.7

    申请日:2019-12-31

    Abstract: 本发明公开了一种串行多路配电开关控制电路,包括FPGA、移位寄存器组,移位寄存器组中的第一个移位寄存器的串行数据输入端与控制模块的数据信号输出端DATA_P连接,移位寄存器组中的其他移位寄存器的串行数据输入端连接与其相邻的上一个移位寄存器的串行数据输出端,移位寄存器的信号时钟输入端与控制模块的时钟信号输出端CLK_P连接,移位寄存器的锁存时钟输入端与D触发器的第一输出端连接,移位寄存器的清零信号输入端与D触发器的第二输出端连接,移位寄存器的输出使能信号输入端与反相器的输出端连接,反相器的输入端与控制模块的数据信号输出端DATA_N连接,移位寄存器的多个并行数据输出端分别与多路配电开关连接。其省时省力,且节省了FPGA的管脚资源。

    一种控制微纳相机数据高速传输的系统和方法

    公开(公告)号:CN111556246A

    公开(公告)日:2020-08-18

    申请号:CN202010344604.3

    申请日:2020-04-27

    Abstract: 一种控制微纳相机数据高速传输的系统,包括:CameraLink接口模块、数据接收模块、CAN指令解析及控制模块、DDR多端口控制器模块、数据发送模块;本发明通过CameraLink接口模块完成相机图像数据的采集、相位调整与同步,实现对传输速率、分辨率较高图像数据的快速处理;CAN总线指令解析及控制模块,通过FPGA软核解析星务管理系统发送的广播和控制指令,替代传统DSP处理器或TSC695F控制芯片,结构更加简单、功耗更低;DDR多端口控制器模块对图像数据进行缓存,使系统更加稳定,减少FPGA片上RAM资源的使用。本发明还公开了一种控制微纳相机数据高速传输的方法。

    一种可灵活定制帧格式的测试数据模拟方法和系统

    公开(公告)号:CN111262620A

    公开(公告)日:2020-06-09

    申请号:CN202010337650.0

    申请日:2020-04-26

    Abstract: 一种可灵活定制帧格式的测试数据模拟方法,包括:S100.通过上位机进行测试配置,生成配置文件;S200.将配置文件通过网络通信模块发送到处理器子系统,处理器子系统根据配置文件生成原始测试数据;S300.处理器子系统通过SGDMA传输方式与可编程逻辑列阵子系统进行原始测试数据传输S400.处理器子系统和可编程逻辑列阵子系统分别对辅助数据和净荷数据进行动态更新,完成原始测试数据的更新;S500.进行数据的速率控制和发送时序处理,将完成更新的测试数据存入缓存;S600.将更新的测试数据通过接口逻辑单元发送到对应的硬件接口上,完成测试数据模拟过程。本发明在嵌入式异构系统的基础上实现测试数据的模拟生成和发送,可灵活定制测试数据帧格式,满足了测试数据帧的多样化需求。

Patent Agency Ranking