-
公开(公告)号:CN101754204A
公开(公告)日:2010-06-23
申请号:CN200910225183.6
申请日:2009-12-09
Applicant: 株式会社瑞萨科技
CPC classification number: H04L63/0428 , H04B2203/5441 , H04B2203/5445 , H04B2203/545 , H04L9/083 , H04L63/06 , H04L2209/80 , H04L2209/84
Abstract: 本发明提供一种半导体集成电路,避免了在加密无线通信时在与其它电子装置之间共有密钥时的不必要的线缆配线的增加。半导体集成电路具备:用于加密无线通信的无线通信控制电路和管理密钥的处理单元、电力线通信电路。半导体集成电路根据经由电力线从外部供给到电力线通信电路的电源电压动作。电力线通信电路经由电力线与其它电子装置连接。无线通信控制电路通过加密无线通信与其它电子装置通信。半导体集成电路在利用无线通信控制电路与其它电子装置进行加密无线通信之前,经由电力线通信电路将密钥的信息供给到其它电子装置。
-
公开(公告)号:CN101064893A
公开(公告)日:2007-10-31
申请号:CN200710101933.X
申请日:2007-04-27
Applicant: 株式会社瑞萨科技
IPC: H04Q7/32 , G06K19/067 , G06K7/10
CPC classification number: G06K19/0723 , G06K19/07 , G06K19/072 , G06Q20/105
Abstract: 本发明的SIM卡(1100),装载了闪存芯片(1300)、存储控制芯片(1200)和接触/非接触IC卡接口,存储控制芯片具有进行主机设备的使用者认证的功能,利用从主机设备向接触IC卡接口的供电,执行通过非接触IC卡接口传送的数据的处理(对闪存芯片的数据的读出或写入),在主机设备启动起到由主机设备指示的使用者认证完成期间,执行闪存芯片的初始化。
-
公开(公告)号:CN101834766A
公开(公告)日:2010-09-15
申请号:CN201010113257.X
申请日:2010-02-04
Applicant: 株式会社瑞萨科技
CPC classification number: H04L12/2838 , H04L12/2809 , H04L41/00 , H04L2012/2841 , H04W84/20
Abstract: 本发明提供一种数据处理设备及数据处理方法,可以动态切换网络主机,以使构成网络的各设备的处理负担不会变得过大。该数据处理设备具有定期输出用于使自己被其它识别的信标信息并且接收从外部供给的信标信息、由此进行近距离无线通信的近距离无线通信电路,利用该数据处理设备构成无线通信网络时,在近距离无线通信电路中采用在参加近距离无线通信网络时根据从外部供给的信标信息的识别结果动态切换并控制网络主机的功能。对于如UWB那样原本没有着眼于用于网络主机功能的无线通信网络的系统,利用其本来具有的信标信息的识别功能进行网络主机的切换所需的信息通信,因此能够极力抑制构成网络的各设备的处理负担的增大。
-
公开(公告)号:CN101645306A
公开(公告)日:2010-02-10
申请号:CN200910151325.9
申请日:2009-06-30
Applicant: 株式会社瑞萨科技
IPC: G11C16/06
CPC classification number: G11C16/10 , G11C16/105
Abstract: 本发明提供一种非易失性存储器控制方法及半导体装置,可在非易失性存储器中,在不会不期望地增大写入次数的情况下使阈值返回变动前的状态。在包括非易失性存储器(14)、随机数发生器(12)和可存取上述非易失性存储器的控制器(11)的系统中,每次对上述非易失性存储器进行存取时,根据上述随机数发生器发生的随机数,由上述控制器确定刷新对象区。然后使上述控制器执行对上述刷新对象区进行再写入的刷新控制。通过这样的刷新控制,在不会不期望地增大写入次数的情况下使阈值返回变动前的状态。
-
公开(公告)号:CN101436260A
公开(公告)日:2009-05-20
申请号:CN200810173326.9
申请日:2008-11-13
Applicant: 株式会社瑞萨科技
IPC: G06K19/073 , H04W88/02
CPC classification number: G11C16/22 , G11C16/225
Abstract: 本发明提供一种数据处理电路和通信移动终端装置,当微控制器的动作在工作保证范围内脱离了特定的工作条件发生性能劣化时,能够抑制对微控制器内部的数据的非法访问。采用检测具有控制器(147)的数据处理电路的动作是否脱离了第1工作条件的第1检测器(152)、和检测数据处理电路的动作是否脱离了比第1工作条件更严格的第2工作条件的第2检测器(154),并且对第1检测器检测到脱离了第1工作条件的情况进行响应地,向控制器发出复位指示;其中控制器(147)进行可改写非易失性存储器(146)和非易失性存储器的控制和外部接口控制。控制器根据第2检测器检测到脱离了第2工作条件的情况来对内部状态进行备份,并且控制来自外部的针对非易失性存储器的存储区域的访问。
-
公开(公告)号:CN101324931A
公开(公告)日:2008-12-17
申请号:CN200810109955.5
申请日:2008-06-11
Applicant: 株式会社瑞萨科技
IPC: G06K19/07
Abstract: 本发明提供一种处理装置以及时钟控制方法,处理装置(100)具有:与外部时钟同步地进行数据传送的接口及其控制电路(142);内部振荡器(120);和使用由内部振荡器(120)生成的内部时钟来进行数据传送的接口及其控制电路(143),其中,具有与接口对应地在内部时钟和外部时钟之间切换系统时钟的时钟控制电路(130),当切换系统时钟时,在使CPU(141)变为休眠状态后进行切换,在切换完成后解除CPU(141)的休眠状态而使动作再次开始。
-
-
-
-
-